摘要 | 第4-5页 |
ABSTRACT | 第5页 |
第1章 绪论 | 第8-12页 |
1.1 研究背景和意义 | 第8-9页 |
1.1.1 复杂环境介绍 | 第8-9页 |
1.2 课题研究发展概述 | 第9-10页 |
1.3 方案分析及设计 | 第10页 |
1.4 论文内容安排 | 第10-11页 |
1.5 本章小结 | 第11-12页 |
第2章 图像滤波基本理论及算法研究 | 第12-22页 |
2.1 图像滤波 | 第12-16页 |
2.1.1 灰度图像二值化 | 第12-13页 |
2.1.2 灰度直方图均衡化 | 第13-15页 |
2.1.3 灰度变换法 | 第15-16页 |
2.2 本文采用的滤波算法 | 第16-21页 |
2.2.1 强化图像细节的自适应均衡化算法 | 第16-18页 |
2.2.2 自适应寻找阈值的二值化算法 | 第18-19页 |
2.2.3 自适应局部均衡化算法 | 第19-21页 |
2.3 本章小结 | 第21-22页 |
第3章 系统总体硬件设计 | 第22-33页 |
3.1 系统硬件设计 | 第22页 |
3.2 数字相机选型 | 第22-23页 |
3.3 数字相机配置电路设计 | 第23-24页 |
3.4 Cameralink接口电路设计 | 第24-26页 |
3.5 FPGA及其外围电路设计 | 第26-30页 |
3.5.1 FPGA简介 | 第26-27页 |
3.5.2 FPGA开发流程介绍 | 第27-28页 |
3.5.3 FPGA选型及其外围电路 | 第28-30页 |
3.6 DDR3 SDRAM缓存单元设计 | 第30-31页 |
3.7 VGA图像输出单元设计 | 第31页 |
3.8 本章小结 | 第31-33页 |
第4章 系统总体软件设计 | 第33-51页 |
4.1 数字相机配置模块软件设计 | 第33-34页 |
4.2 数字相机采集模块软件设计 | 第34-35页 |
4.3 DDR3 SDRAM控制模块软件设计 | 第35-43页 |
4.3.1 DDR3 SDRAM初始化 | 第35-38页 |
4.3.2 DDR3 SDRAM写操作 | 第38-39页 |
4.3.3 DDR3 SDRAM读操作 | 第39页 |
4.3.4 DDR3 SDRAM控制模块设计 | 第39-43页 |
4.4 乒乓操作模块设计 | 第43-44页 |
4.5 算法软件模块设计 | 第44-49页 |
4.5.1 强化图像细节的自适应均衡化算法软件实现 | 第44-46页 |
4.5.2 自适应寻找阈值的二值化算法软件实现 | 第46-47页 |
4.5.3 自适应局部均衡化算法软件实现 | 第47-49页 |
4.6 VGA控制模块设计 | 第49-50页 |
4.7 本章小结 | 第50-51页 |
第5章 系统调试及实验结果分析 | 第51-55页 |
5.1 数字相机控制时序 | 第51页 |
5.2 DDR3 SDRAM缓存模块控制时序 | 第51-52页 |
5.3 乒乓操作控制时序 | 第52页 |
5.4 VGA输出时序 | 第52页 |
5.5 算法处理后的图像 | 第52-54页 |
5.6 本章小结 | 第54-55页 |
总结与展望 | 第55-56页 |
参考文献 | 第56-58页 |
作者简介及在学期间所取得的科研成果 | 第58-59页 |
致谢 | 第59页 |