摘要 | 第4-5页 |
Abstract | 第5页 |
第1章 绪论 | 第8-12页 |
1.1 课题的研究背景及意义 | 第8页 |
1.2 国内外研究现状 | 第8-9页 |
1.3 X射线安检系统的基本结构 | 第9-10页 |
1.4 课题研究的主要内容 | 第10-11页 |
1.5 本章小结 | 第11-12页 |
第2章 课题背景知识 | 第12-24页 |
2.1 FPGA的相关知识介绍 | 第12-18页 |
2.1.1 FPGA的简介 | 第12-13页 |
2.1.2 FPGA的设计工具—Nios II | 第13-14页 |
2.1.3 Nios II的开发流程 | 第14-16页 |
2.1.4 FPGA的在线调试—SignalTap II | 第16-18页 |
2.2 以太网通信的基本介绍 | 第18-21页 |
2.2.1 MAC地址和IP地址 | 第18-19页 |
2.2.2 PHY和MAC | 第19页 |
2.2.3 UDP协议和TCP/IP协议 | 第19-21页 |
2.3 USB通信的基础知识 | 第21-23页 |
2.4.1 USB协议基本概念 | 第21-22页 |
2.4.2 USB的通信原理 | 第22-23页 |
2.4 本章小结 | 第23-24页 |
第3章 系统的硬件设计 | 第24-40页 |
3.1 硬件电路的总体介绍 | 第24-25页 |
3.1.1 硬件电路的整体设计 | 第24页 |
3.1.2 主要的器件选择 | 第24-25页 |
3.2 AD采集部分 | 第25-29页 |
3.2.1 AD8021运放电路的设计 | 第25-26页 |
3.2.2 AD7667模数转换电路的设计 | 第26-29页 |
3.3 以太网通信部分的电路设计 | 第29-31页 |
3.4 USB通信电路的设计 | 第31-34页 |
3.4.1 USB芯片的简介 | 第31-32页 |
3.4.2 USB硬件电路设计原理 | 第32-34页 |
3.5 复位电路和电源电路的设计 | 第34-39页 |
3.5.1 复位电路的设计 | 第34-36页 |
3.5.2 电源电路的设计 | 第36-39页 |
3.6 本章小结 | 第39-40页 |
第4章 FPGA的软核设计 | 第40-50页 |
4.1 IP核的设计 | 第40-44页 |
4.1.1 IP核设计的原理 | 第40-41页 |
4.1.2 DM9000A IP核的设计 | 第41-44页 |
4.2 SOPC软核系统的设计 | 第44-49页 |
4.3 本章小结 | 第49-50页 |
第5章 系统的软件设计 | 第50-64页 |
5.1 AD采集控制逻辑设计 | 第50-51页 |
5.2 以太网通信部分的软件设计 | 第51-58页 |
5.2.1 DM9000A的工作原理 | 第51-52页 |
5.2.2 DM9000A的软件设计 | 第52-58页 |
5.3 USB的通信部分 | 第58-63页 |
5.3.1 CY7C68013A的工作原理 | 第58-59页 |
5.3.2 CY7C68013A固件程序的设计 | 第59-61页 |
5.3.3 FPGA对CY7C68013A控制程序的设计 | 第61-63页 |
5.4 本章小结 | 第63-64页 |
第6章 结论 | 第64-65页 |
6.1 总结 | 第64页 |
6.2 展望 | 第64-65页 |
参考文献 | 第65-68页 |
附录 1 | 第68-71页 |
附录 2 | 第71-74页 |
致谢 | 第74页 |