摘要 | 第4-5页 |
Abstract | 第5-6页 |
第1章 绪论 | 第9-16页 |
1.1 课题研究背景及意义 | 第9-10页 |
1.2 IGBT结温控制现状 | 第10-14页 |
1.3 本文的研究内容 | 第14-16页 |
第2章 开关频率对IGBT功率模块损耗和结温的影响分析 | 第16-26页 |
2.1 风电变流器网侧拓扑结构 | 第16页 |
2.2 SVPWM调制下的IGBT功率模块损耗计算 | 第16-22页 |
2.2.1 IGBT功率模块单开关周期损耗计算 | 第16-21页 |
2.2.2 IGBT功率模块单基波输出周期损耗计算 | 第21-22页 |
2.3 IGBT功率模块热网络模型 | 第22-24页 |
2.4 变开关频率对IGBT功率模块结温的影响 | 第24-25页 |
2.5 本章小结 | 第25-26页 |
第3章 实时变开关频率的IGBT功率模块结温控制 | 第26-36页 |
3.1 变开关频率结温控制策略 | 第26-28页 |
3.2 变开关频率结温控制参数提取 | 第28-33页 |
3.2.1 三相并网逆变器模型及控制 | 第28-31页 |
3.2.2 三相并网逆变器结温预测模型 | 第31-33页 |
3.3 变开关频率结温控制仿真分析 | 第33-34页 |
3.4 本章小结 | 第34-36页 |
第4章 基于FPGA的变开关频率三相并网逆变器设计 | 第36-55页 |
4.1 SVPWM调制模块 | 第36-44页 |
4.1.1 SVPWM调制原理 | 第36-39页 |
4.1.2 SVPWM调制模块设计及仿真 | 第39-44页 |
4.2 CORDIC算法模块 | 第44-49页 |
4.2.1 Cordic算法基本原理 | 第45-46页 |
4.2.2 Cordic算法模块设计 | 第46-48页 |
4.2.3 Cordic算法仿真 | 第48-49页 |
4.3 三相锁相环模块设计 | 第49-53页 |
4.3.1 三相锁相环基本原理 | 第49-50页 |
4.3.2 三相锁相环模块设计及仿真 | 第50-53页 |
4.4 通信模块及FPGA时钟模块 | 第53-54页 |
4.4.1 通信模块 | 第53页 |
4.4.2 FPGA时钟模块 | 第53-54页 |
4.5 本章小结 | 第54-55页 |
第5章 变开关频率结温控制实验平台 | 第55-62页 |
5.1 主电路设计 | 第55-56页 |
5.1.1 网侧电感设计 | 第55-56页 |
5.1.2 直流侧电容设计 | 第56页 |
5.2 控制板电路设计 | 第56-59页 |
5.2.1 控制核心设计 | 第56-58页 |
5.2.2 ADC采样电路 | 第58-59页 |
5.3 实验结果分析 | 第59-61页 |
5.4 本章小结 | 第61-62页 |
第6章 总结与展望 | 第62-63页 |
6.1 全文总结 | 第62页 |
6.2 展望 | 第62-63页 |
参考文献 | 第63-68页 |
致谢 | 第68-69页 |
个人简历、攻读硕士学位期间发表的学术论文及研究成果 | 第69页 |