基于ARM和FPGA的高速数据采集前端设计
摘要 | 第1-4页 |
Abstract | 第4-5页 |
目录 | 第5-7页 |
1 引言 | 第7-9页 |
·课题背景与意义 | 第7页 |
·国内外研究现状 | 第7-8页 |
·本文主要研究的内容 | 第8-9页 |
2 系统设计 | 第9-18页 |
·系统硬件设计 | 第9-16页 |
·系统硬件结构 | 第9-10页 |
·前置放大电路 | 第10-12页 |
·模数转换电路 | 第12-14页 |
·FPGA板卡 | 第14-15页 |
·ARM板卡 | 第15-16页 |
·系统软件设计 | 第16-18页 |
·FPGA软件结构 | 第16-18页 |
3 FIR滤波器设计 | 第18-24页 |
·FIR滤波器原理 | 第18-20页 |
·MATLAB实现FIR窗函数设计方法 | 第20-24页 |
4 DTTL位同步器设计 | 第24-33页 |
·DTTL位同步器原理 | 第24-30页 |
·DTTL环的环路噪声性能分析 | 第30页 |
·结果分析 | 第30-33页 |
5 RS译码器设计 | 第33-44页 |
·RS码定义 | 第33页 |
·RS编码及其实现 | 第33-35页 |
·RS译码及其实现 | 第35-41页 |
·RS译码器的总体结构 | 第35页 |
·伴随式计算模块 | 第35-36页 |
·错误位置多项式计算模块 | 第36-38页 |
·钱搜索模块 | 第38-40页 |
·错误样值计算模块 | 第40页 |
·纠错模块 | 第40页 |
·RS译码的复杂度分析 | 第40-41页 |
·结果分析 | 第41-44页 |
6 结论 | 第44-45页 |
参考文献 | 第45-48页 |
申请学位期间的研究成果及发表的学术论文 | 第48-49页 |
致谢 | 第49页 |