RISC微处理器软核的研究与设计
摘要 | 第1-6页 |
Abstract | 第6-9页 |
第一章 绪论 | 第9-12页 |
·研究背景 | 第9-10页 |
·研究现状 | 第10页 |
·主要工作 | 第10-12页 |
第二章 微处理器的设计方法 | 第12-20页 |
·体系结构 | 第12-14页 |
·逻辑实现 | 第14页 |
·基于FPGA的测试平台 | 第14-19页 |
·FPGA设计概述 | 第15-17页 |
·Modelsim仿真 | 第17-19页 |
·本章小结 | 第19-20页 |
第三章 系统结构设计 | 第20-28页 |
·Tiny16_CPU的主要特性 | 第20-22页 |
·顶层结构 | 第20-22页 |
·操作空间 | 第22页 |
·指令集设计 | 第22-27页 |
·算术运算指令 | 第23页 |
·逻辑运算指令 | 第23-24页 |
·数据传送指令 | 第24-25页 |
·程序控制指令 | 第25-27页 |
·Tiny16_CPU的中断设计 | 第27页 |
·本章小结 | 第27-28页 |
第四章 微处理器的RTL级设计 | 第28-41页 |
·RTL级微结构设计 | 第28-30页 |
·同步设计原则 | 第30-31页 |
·微处理器主要模块设计 | 第31-38页 |
·指令译码器(Deoceder) | 第31-32页 |
·累加器(Accum) | 第32页 |
·程序计数器(Counter) | 第32-33页 |
·算术运算器(ALU) | 第33-35页 |
·地址多路器(adr_mux) | 第35页 |
·输出控制器(Data_ctl) | 第35-36页 |
·主控制机(Machine) | 第36-38页 |
·数据通路和控制通路 | 第38-40页 |
·本章小结 | 第40-41页 |
第五章 FPGA实现与验证 | 第41-56页 |
·测试平台描述 | 第41-48页 |
·Tiny16_RAM | 第41-45页 |
·Tiny16_ROM | 第45-47页 |
·Tiny16_PORT | 第47页 |
·Tiny16_MUX | 第47-48页 |
·测试程序 | 第48-50页 |
·Modelsim仿真结果和分析 | 第50-53页 |
·板级功能验证 | 第53-55页 |
·本章小结 | 第55-56页 |
结论 | 第56-57页 |
参考文献 | 第57-60页 |
附录1 指令的时序说明 | 第60-66页 |
附录2 Tiny16_CPU的Testbench | 第66-68页 |
作者在攻读硕士期间的主要研究成果 | 第68-69页 |
致谢 | 第69页 |