| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第一章 绪论 | 第7-11页 |
| ·研究背景和意义 | 第7页 |
| ·国内外研究现状 | 第7-9页 |
| ·论文的内容及安排 | 第9-11页 |
| 第二章 采集存储系统方案设计 | 第11-19页 |
| ·设计需求 | 第11页 |
| ·系统结构及方案设计 | 第11-18页 |
| ·数据采集 | 第11-12页 |
| ·数据存储 | 第12-14页 |
| ·数据传输 | 第14-18页 |
| ·本章小结 | 第18-19页 |
| 第三章 采集存储系统硬件设计 | 第19-35页 |
| ·A/D 采集模块 | 第19-21页 |
| ·AD9259 芯片 | 第19-20页 |
| ·AD9259 的输入电路 | 第20页 |
| ·AD9259 的接口电路 | 第20-21页 |
| ·FPGA 芯片选择 | 第21-22页 |
| ·FLASH 模块 | 第22-25页 |
| ·FLASH 芯片 K9WBG08U1M | 第22-24页 |
| ·FLASH 存储阵列 | 第24-25页 |
| ·USB 接口设计 | 第25-28页 |
| ·USB 接口控制芯片 | 第25-26页 |
| ·USB 芯片的启动引导 | 第26-27页 |
| ·USB 接口电路设计 | 第27-28页 |
| ·千兆以太网接口设计 | 第28-30页 |
| ·千兆以太网 PHY 芯片 88E1111 | 第28页 |
| ·千兆以太网接口电路设计 | 第28-30页 |
| ·时钟和电源模块 | 第30-33页 |
| ·系统时钟 | 第30页 |
| ·功耗分析及电源方案 | 第30-33页 |
| ·本章小结 | 第33-35页 |
| 第四章 FPGA 逻辑设计 | 第35-51页 |
| ·时钟模块 | 第35-36页 |
| ·AD 采集逻辑设计 | 第36-39页 |
| ·FLASH 时序设计 | 第39-43页 |
| ·FLASH 坏块管理 | 第39-41页 |
| ·FLASH 擦除操作 | 第41页 |
| ·FLASH 页编程操作 | 第41-43页 |
| ·FLASH 读取操作 | 第43页 |
| ·USB 传输 | 第43-47页 |
| ·Slave FIFO 模式简介 | 第43-44页 |
| ·Slave FIFO 模式下的 FPGA 逻辑设计 | 第44-47页 |
| ·千兆以太网传输 | 第47-50页 |
| ·千兆以太网 MAC IP 核 | 第47页 |
| ·以太网用户程序设计 | 第47-50页 |
| ·本章小结 | 第50-51页 |
| 第五章 应用程序界面设计及测试结果 | 第51-59页 |
| ·USB 界面程序设计 | 第51-54页 |
| ·Cypress 通用 USB 驱动程序 | 第51-52页 |
| ·基于 CYAPI 的界面程序 | 第52-54页 |
| ·基于 WinPcap 的网络数据存储软件设计 | 第54-56页 |
| ·网络抓包原理 | 第54页 |
| ·WinPcap 介绍 | 第54-55页 |
| ·基于 WinPcap 的软件设计 | 第55-56页 |
| ·测试结果 | 第56-57页 |
| ·本章小结 | 第57-59页 |
| 结束语 | 第59-61页 |
| 致谢 | 第61-63页 |
| 参考文献 | 第63-67页 |
| 硕士期间研究成果 | 第67-68页 |