摘要 | 第1-5页 |
Abstract | 第5-10页 |
第1章 引言 | 第10-19页 |
·EDA设计面临挑战 | 第10-11页 |
·集成电路设计方法 | 第11-13页 |
·集成电路物理设计方法 | 第13-14页 |
·研究思路 | 第14-17页 |
·论文的主要贡献点和组织结构 | 第17-19页 |
第2章 力指向布局算法综述 | 第19-39页 |
·布局算法概述 | 第19-20页 |
·解析式力指向布局模型基础 | 第20-28页 |
·线网模型 | 第21-23页 |
·线长估算模型 | 第23-25页 |
·费用函数优化模型 | 第25-28页 |
·力指向的二次布局算法 | 第28-39页 |
·Waterloo FDP | 第30-31页 |
·Kraftwerk | 第31-33页 |
·mFAR | 第33-35页 |
·FastPlace | 第35-37页 |
·DPlace | 第37-38页 |
·小结 | 第38-39页 |
第3章 考虑线长的模块密度平滑方法 | 第39-58页 |
·现有密度平滑方法分析 | 第39-43页 |
·模块移动(Cellshifting) | 第39-40页 |
·扩散(Diffusion) | 第40-41页 |
·跨边界最小流量(The Minimum Flow) | 第41-42页 |
·几种方法比较 | 第42-43页 |
·考虑重叠度和线长的模块密度平滑方法 | 第43-57页 |
·模块移动方向 | 第44-45页 |
·边界移动距离 | 第45-46页 |
·模块映射 | 第46页 |
·实验 1 | 第46-52页 |
·考虑线长的模块移动 | 第52-55页 |
·复杂度 | 第55页 |
·实验 2 | 第55-57页 |
·小结 | 第57-58页 |
第4章 基于主干拓扑的时钟驱动的布局算法 | 第58-80页 |
·研究背景 | 第58-61页 |
·问题的提出 | 第58-59页 |
·前人的研究 | 第59-61页 |
·基于主干拓扑的时钟驱动的布局流程 | 第61-70页 |
·平衡二划分(The Balanced Bi-Partition) | 第62-63页 |
·时延模型 | 第63-65页 |
·静态时序分析 STA(Static Timing Analysis) | 第65-68页 |
·基于主干拓扑的时钟驱动的布局流程 | 第68-70页 |
·主干拓扑下曼哈顿环引导的时钟驱动的布局算法 | 第70-79页 |
·基于线网权重的时延驱动的布局 | 第72-74页 |
·曼哈顿环引导的时钟驱动的布局 | 第74-77页 |
·实验 | 第77-79页 |
·小结 | 第79-80页 |
第5章 基于动态拓扑的时钟驱动的布局算法 | 第80-97页 |
·Kraftwerk布局流程及其 ECO 特性 | 第80-81页 |
·基于线性规划的时延驱动的布局 | 第81-87页 |
·子电路提取 | 第83页 |
·建立线性规划 | 第83-87页 |
·动态拓扑下可变伪线网约束的时钟驱动的布局 | 第87-93页 |
·高层划分和底层结群 | 第87-90页 |
·可变伪线网约束模型 | 第90-91页 |
·动态拓扑下的时钟驱动布局流程 | 第91-93页 |
·实验 | 第93-96页 |
·小结 | 第96-97页 |
第6章 结论和展望 | 第97-99页 |
参考文献 | 第99-105页 |
致谢 | 第105-106页 |
个人简历、在学期间发表的学术论文与研究成果 | 第106-107页 |