首页--工业技术论文--自动化技术、计算机技术论文--计算技术、计算机技术论文--一般性问题论文--理论、方法论文--算法理论论文

性能驱动的力指向布局算法研究

摘要第1-5页
Abstract第5-10页
第1章 引言第10-19页
   ·EDA设计面临挑战第10-11页
   ·集成电路设计方法第11-13页
   ·集成电路物理设计方法第13-14页
   ·研究思路第14-17页
   ·论文的主要贡献点和组织结构第17-19页
第2章 力指向布局算法综述第19-39页
   ·布局算法概述第19-20页
   ·解析式力指向布局模型基础第20-28页
     ·线网模型第21-23页
     ·线长估算模型第23-25页
     ·费用函数优化模型第25-28页
   ·力指向的二次布局算法第28-39页
     ·Waterloo FDP第30-31页
     ·Kraftwerk第31-33页
     ·mFAR第33-35页
     ·FastPlace第35-37页
     ·DPlace第37-38页
     ·小结第38-39页
第3章 考虑线长的模块密度平滑方法第39-58页
   ·现有密度平滑方法分析第39-43页
     ·模块移动(Cellshifting)第39-40页
     ·扩散(Diffusion)第40-41页
     ·跨边界最小流量(The Minimum Flow)第41-42页
     ·几种方法比较第42-43页
   ·考虑重叠度和线长的模块密度平滑方法第43-57页
     ·模块移动方向第44-45页
     ·边界移动距离第45-46页
     ·模块映射第46页
     ·实验 1第46-52页
     ·考虑线长的模块移动第52-55页
     ·复杂度第55页
     ·实验 2第55-57页
   ·小结第57-58页
第4章 基于主干拓扑的时钟驱动的布局算法第58-80页
   ·研究背景第58-61页
     ·问题的提出第58-59页
     ·前人的研究第59-61页
   ·基于主干拓扑的时钟驱动的布局流程第61-70页
     ·平衡二划分(The Balanced Bi-Partition)第62-63页
     ·时延模型第63-65页
     ·静态时序分析 STA(Static Timing Analysis)第65-68页
     ·基于主干拓扑的时钟驱动的布局流程第68-70页
   ·主干拓扑下曼哈顿环引导的时钟驱动的布局算法第70-79页
     ·基于线网权重的时延驱动的布局第72-74页
     ·曼哈顿环引导的时钟驱动的布局第74-77页
     ·实验第77-79页
   ·小结第79-80页
第5章 基于动态拓扑的时钟驱动的布局算法第80-97页
   ·Kraftwerk布局流程及其 ECO 特性第80-81页
   ·基于线性规划的时延驱动的布局第81-87页
     ·子电路提取第83页
     ·建立线性规划第83-87页
   ·动态拓扑下可变伪线网约束的时钟驱动的布局第87-93页
     ·高层划分和底层结群第87-90页
     ·可变伪线网约束模型第90-91页
     ·动态拓扑下的时钟驱动布局流程第91-93页
   ·实验第93-96页
   ·小结第96-97页
第6章 结论和展望第97-99页
参考文献第99-105页
致谢第105-106页
个人简历、在学期间发表的学术论文与研究成果第106-107页

论文共107页,点击 下载论文
上一篇:SRAM型FPGA的单粒子效应评估技术研究
下一篇:基于内容的汉语语音检索技术研究与系统实现