CMOS高速锁相环的研究与设计
| 中文摘要 | 第1-5页 |
| ABSTRACT | 第5-6页 |
| 目录 | 第6-8页 |
| 1 绪论 | 第8-14页 |
| ·锁相环的研究背景 | 第8页 |
| ·锁相环的发展历史 | 第8-10页 |
| ·国内外发展现状 | 第10-11页 |
| ·锁相环的应用 | 第11-13页 |
| ·频率合成 | 第11-12页 |
| ·偏移的减小 | 第12页 |
| ·时钟产生器 | 第12-13页 |
| ·时钟数据恢复电路 | 第13页 |
| ·本论文的主要研究内容 | 第13-14页 |
| 2 锁相环的基本理论 | 第14-24页 |
| ·锁相环的基本工作原理 | 第14页 |
| ·PLL的数学模型 | 第14-21页 |
| ·鉴相器PD | 第15页 |
| ·环路滤波器LF | 第15-16页 |
| ·压控振荡器VCO | 第16-17页 |
| ·N分频器 | 第17页 |
| ·适合于高速锁相环的电荷泵模型分析 | 第17-21页 |
| ·PLL系统中的重要概念和主要参数 | 第21-23页 |
| ·锁相环的工作状态 | 第21-22页 |
| ·PLL的主要参数 | 第22-23页 |
| ·本章小结 | 第23-24页 |
| 3 高速锁相环电路设计 | 第24-47页 |
| ·鉴频鉴相器的设计 | 第24-31页 |
| ·异或门鉴相器 | 第24-25页 |
| ·三态鉴相器 | 第25-29页 |
| ·高速鉴频鉴相器的设计 | 第29-31页 |
| ·电荷泵的设计 | 第31-35页 |
| ·经典电荷泵的设计 | 第31-33页 |
| ·高速电荷泵的设计 | 第33-35页 |
| ·低通滤波器的设计 | 第35-37页 |
| ·一阶无源环路滤波器的设计 | 第35-36页 |
| ·高性能二阶无源环路滤波器的设计 | 第36-37页 |
| ·压控振荡器的设计 | 第37-44页 |
| ·环形振荡器 | 第38-41页 |
| ·差分对环压控振荡器 | 第41-43页 |
| ·高频压控振荡器的设计 | 第43-44页 |
| ·分频器的设计 | 第44-46页 |
| ·几种常见的分频器 | 第44-45页 |
| ·高频分频器设计 | 第45-46页 |
| ·本章小结 | 第46-47页 |
| 4 电路仿真与分析 | 第47-56页 |
| ·数字部分 | 第47-51页 |
| ·鉴频鉴相器的仿真与分析 | 第47-49页 |
| ·分频器的仿真与分析 | 第49-51页 |
| ·模拟部分 | 第51-55页 |
| ·电荷泵和低通滤波器的仿真与分析 | 第51-53页 |
| ·压控振荡器的仿真与分析 | 第53-55页 |
| ·本章小结 | 第55-56页 |
| 总结与展望 | 第56-57页 |
| 参考文献 | 第57-60页 |
| 致谢 | 第60页 |