软件无线电中频FIR滤波器的并行算法研究
| 摘要 | 第1-6页 |
| Abstract | 第6-9页 |
| 第1章 绪论 | 第9-14页 |
| ·课题背景 | 第9-10页 |
| ·并行处理技术的国内外发展现状 | 第10-12页 |
| ·国外研究现状 | 第10-11页 |
| ·国内研究现状 | 第11-12页 |
| ·本文的主要工作 | 第12-14页 |
| 第2章 软件无线电的结构及对DSP技术的需求 | 第14-25页 |
| ·软件无线电的结构形式 | 第14-17页 |
| ·软件无线电的硬件体系结构 | 第17-18页 |
| ·软件无线电中频处理部分的运算量问题 | 第18-20页 |
| ·软件无线电中的DSP技术 | 第20-24页 |
| ·软件无线电对 DSP处理器的需求估计 | 第20-21页 |
| ·当代 DSP的特点和处理能力 | 第21-23页 |
| ·DSP数字处理器的发展趋势 | 第23页 |
| ·可能的解决办法 | 第23-24页 |
| ·本章小结 | 第24-25页 |
| 第3章 网络并行技术概述 | 第25-47页 |
| ·并行机的分类及体系结构 | 第25-30页 |
| ·并行机的分类 | 第25-26页 |
| ·并行机体系结构 | 第26-30页 |
| ·网络并行算法 | 第30-37页 |
| ·并行算法的目标和分类 | 第30-32页 |
| ·并行算法的设计与实现 | 第32-37页 |
| ·并行计算模型 | 第37-41页 |
| ·各种并行计算模型的特点 | 第38页 |
| ·LogP模型 | 第38-41页 |
| ·并行算法性能评价标准 | 第41-46页 |
| ·算法的并行度 | 第41-42页 |
| ·算法的复杂度 | 第42-43页 |
| ·时间复杂度 | 第43页 |
| ·通信复杂度 | 第43页 |
| ·算法的运行时间 | 第43-44页 |
| ·加速比 | 第44页 |
| ·并行效率 | 第44-45页 |
| ·并行算法的成本 | 第45-46页 |
| ·本章小结 | 第46-47页 |
| 第4章 FIR滤波器理论和设计 | 第47-56页 |
| ·FIR滤波器理论 | 第47-49页 |
| ·FIR在 DSP上的实现 | 第49-52页 |
| ·卷积计算执行过程 | 第50-51页 |
| ·程序设计 | 第51-52页 |
| ·FIR滤波器的并行算法 | 第52-55页 |
| ·本章小结 | 第55-56页 |
| 第5章 软件仿真与实现 | 第56-65页 |
| ·软件实现方案 | 第56页 |
| ·仿真结果分析 | 第56-64页 |
| ·滤波结果分析 | 第56-57页 |
| ·加速比性能分析 | 第57-60页 |
| ·并行效率分析 | 第60-62页 |
| ·与流水线算法的对比分析 | 第62-63页 |
| ·滤波器性能分析 | 第63-64页 |
| ·本章小结 | 第64-65页 |
| 结论 | 第65-67页 |
| 参考文献 | 第67-70页 |
| 攻读硕士学位期间发表的论文和取得的科研成果 | 第70-71页 |
| 致谢 | 第71页 |