基于FPGA的雷达信号预处理算法的研究
摘要 | 第1-6页 |
Abstract | 第6-9页 |
第1章 绪论 | 第9-14页 |
·课题的提出 | 第9页 |
·雷达信号预处理领域的技术现状 | 第9-12页 |
·FPGA在数字信号处理领域的应用 | 第10-11页 |
·雷达信号检测技术的发展现状 | 第11-12页 |
·本文的研究内容 | 第12-13页 |
·本文的研究结果 | 第13页 |
·论文结构及特点 | 第13-14页 |
第2章 雷达信号预处理系统总体设计 | 第14-24页 |
·系统总体设计要求 | 第14-16页 |
·开发板的选型 | 第16-17页 |
·FPGA内部模块设计 | 第17-18页 |
·FPGA的内部各模块的具体设计及实现 | 第18-24页 |
·对AD芯片工作的控制 | 第18-20页 |
·方位信号的计算模块 | 第20-21页 |
·视频信号的缓存及传输模块 | 第21-24页 |
第3章 雷达信号预处理算法的理论依据 | 第24-42页 |
·雷达杂波的基本特性 | 第25-29页 |
·杂波的频谱特性 | 第25-26页 |
·杂波的统计分布特性 | 第26-29页 |
·基于统计特性的雷达杂波恒虚警处理 | 第29-36页 |
·雷达杂波恒虚警处理的基本原理 | 第29-32页 |
·基于统计特性的恒虚警处理 | 第32-36页 |
·雷达信号检测器设计的理论依据 | 第36-42页 |
·雷达信号统计检测的原理 | 第36-38页 |
·滑窗检测器的处理方法 | 第38-39页 |
·双极点滤波检测器的处理方法 | 第39-42页 |
第4章 雷达信号预处理算法在FPGA中的具体实现 | 第42-57页 |
·CEAR算法的FPGA实现 | 第42-45页 |
·设计方案的选择 | 第42-43页 |
·CA—CFAR算法在FPGA中的具体实现 | 第43-45页 |
·雷达信号检测器的FPGA实现 | 第45-54页 |
·设计方案的选择 | 第45-46页 |
·双极点滤波检测器的FPGA实现 | 第46-54页 |
·实验调试及结果 | 第54-57页 |
第五章 结束语 | 第57-59页 |
参考文献 | 第59-63页 |
攻读学位期间公开发表论文 | 第63-64页 |
致谢 | 第64-65页 |
研究生履历 | 第65页 |