嵌入式视频跟踪处理系统的研究
摘要 | 第1-4页 |
ABSTRACT | 第4-5页 |
目录 | 第5-7页 |
第一章 绪论 | 第7-11页 |
·引言 | 第7页 |
·视频跟踪系统的发展与意义 | 第7-9页 |
·论文主要研究内容 | 第9-11页 |
第二章 视频跟踪处理的相关技术研究 | 第11-25页 |
·嵌入式系统 | 第11-12页 |
·视频图像信号 | 第12-18页 |
·复合同步信号 | 第12-14页 |
·同步信号介绍 | 第12-13页 |
·基于CPLD的同步信号设计 | 第13-14页 |
·全电视信号 | 第14-16页 |
·CCIR-656视频信号标准 | 第16-18页 |
·各类存储器 | 第18-20页 |
·静态随机存储器 | 第18页 |
·同步动态存储器 | 第18-19页 |
·闪速存储器 | 第19-20页 |
·先进先出存储器 | 第20页 |
·系统中选用的DSP与FPGA | 第20-25页 |
·TMS320C6000系列DSP(C6416) | 第20-22页 |
·FPGA简介(EP1C240C8) | 第22-25页 |
第三章 视频跟踪处理系统的总体设计 | 第25-31页 |
·视频跟踪处理系统总体构造 | 第25-27页 |
·跟踪目标的研究分析 | 第25页 |
·系统的总体构造 | 第25-27页 |
·视频跟踪测量原理 | 第27-29页 |
·系统功能及与外部接口设计 | 第29-31页 |
·系统完成功能 | 第29页 |
·视频跟踪系统与外部接口 | 第29-31页 |
第四章 多DSP并行处理设计 | 第31-52页 |
·DSP视频处理构造 | 第31-35页 |
·EMIF控制器接口 | 第31-32页 |
·EDMA通道 | 第32-34页 |
·FLASH引导 | 第34-35页 |
·多DSP并行处理分析 | 第35-43页 |
·全视场捕获 | 第35-37页 |
·形心处理模块 | 第37-40页 |
·形心跟踪 | 第37-39页 |
·形心处理 | 第39-40页 |
·相关匹配模块 | 第40-42页 |
·相关跟踪 | 第40-41页 |
·相关匹配处理 | 第41-42页 |
·边缘跟踪 | 第42-43页 |
·多DSP并行处理的控制仲裁 | 第43-50页 |
·置信度的计算 | 第43-44页 |
·仲裁实验结果及分析 | 第44-46页 |
·PC104控制仲裁 | 第46-50页 |
·PC104 | 第46-48页 |
·PC104的控制仲裁 | 第48-50页 |
·并行处理实时性分析 | 第50-52页 |
第五章 基于FPGA的视频处理的辅助设计 | 第52-64页 |
·VHDL简介 | 第52-53页 |
·硬件描述语言概述 | 第52页 |
·利用VHDL语言设计电路的优点 | 第52-53页 |
·FPGA处理部分概述 | 第53-54页 |
·视频数据的采集 | 第54-56页 |
·视频数据采集 | 第54-55页 |
·视频采集的硬件实现 | 第55-56页 |
·视频数据的乒乓缓存 | 第56-60页 |
·乒乓缓存结构 | 第56-57页 |
·系统中乒乓缓存结构的设计 | 第57-60页 |
·视频数据的叠加输出 | 第60-64页 |
·视频叠加原理 | 第60-61页 |
·叠加实现 | 第61-64页 |
第六章 总结与展望 | 第64-65页 |
参考文献 | 第65-68页 |
发表或已录用学术论文 | 第68-69页 |
致谢 | 第69页 |