时滞混沌控制及电路仿真
| 摘要 | 第1-7页 |
| ABSTRACT | 第7-12页 |
| 第1章 引言 | 第12-23页 |
| ·概述 | 第12页 |
| ·研究背景 | 第12-14页 |
| ·国内外研究现状 | 第14-19页 |
| ·时滞反馈控制 | 第14-15页 |
| ·时滞反馈混沌反控制 | 第15-17页 |
| ·模拟电路方面的研究 | 第17-19页 |
| ·Lorenz系统 | 第19-21页 |
| ·概述 | 第19-21页 |
| ·陈氏吸引子 | 第21页 |
| ·本文工作 | 第21-23页 |
| 第2章 时滞混沌系统模拟电路实现 | 第23-38页 |
| ·Cuomo电路仿真 | 第23-27页 |
| ·电路介绍和分析 | 第23-25页 |
| ·Multisim电路仿真 | 第25-26页 |
| ·仿真结果 | 第26-27页 |
| ·Cuomo电路模拟实现 | 第27-29页 |
| ·模拟电路实现 | 第27-28页 |
| ·实际结果 | 第28-29页 |
| ·加入模拟延时环节的Cuomo电路系统 | 第29-35页 |
| ·模拟延时环节 | 第29-30页 |
| ·仿真结果 | 第30-35页 |
| ·数字延时的电路实现 | 第35-37页 |
| ·本章小结 | 第37-38页 |
| 第3章 DSP Builder简介 | 第38-45页 |
| ·概述 | 第38页 |
| ·设计流程 | 第38-40页 |
| ·DSP Builder元件库 | 第40-42页 |
| ·设计规则 | 第42-45页 |
| ·位宽设计规则 | 第42页 |
| ·频率设计规则 | 第42-43页 |
| ·多时钟设计 | 第43页 |
| ·定点设计下标说明 | 第43-44页 |
| ·在SBF中二进制小数点的位置 | 第44-45页 |
| 第4章 时滞混沌控制的数字电路 | 第45-53页 |
| ·一阶离散算法 | 第45-46页 |
| ·延时方案 | 第46-47页 |
| ·计算机仿真 | 第47-49页 |
| ·计算机仿真方法 | 第47页 |
| ·经典Lorenz系统 | 第47-48页 |
| ·时滞Lorenz系统 | 第48-49页 |
| ·基于DSP Builder的电路仿真 | 第49-52页 |
| ·经典Lorenz系统 | 第49-50页 |
| ·时滞Lorenz系统 | 第50-52页 |
| ·本章小结 | 第52-53页 |
| 第5章 基于FPGA的Lorenz系统实现 | 第53-64页 |
| ·硬件系统介绍 | 第53-56页 |
| ·FPGA开发系统 | 第53-54页 |
| ·D/A扩展 | 第54-56页 |
| ·代码编写,编译,综合及适配 | 第56-57页 |
| ·下载,调试 | 第57-60页 |
| ·SignalTap Ⅱ的特点及使用 | 第57-58页 |
| ·设置与调试 | 第58-60页 |
| ·实验结果 | 第60-62页 |
| ·问题的分析 | 第62-64页 |
| 第6章 结论与展望 | 第64-67页 |
| ·全文工作总结 | 第64-65页 |
| ·后续工作展望 | 第65-67页 |
| 致谢 | 第67-68页 |
| 参考文献 | 第68-71页 |
| 个人简历 在读期间发表的学术论文与科研成果 | 第71页 |