第一章 绪论 | 第1-14页 |
1.1 频率合成技术的发展简介 | 第8-10页 |
1.1.1 直接模拟频率合成 | 第8-9页 |
1.1.2 锁相频率合成 | 第9页 |
1.1.3 直接数字频率合成 | 第9-10页 |
1.1.4 DDS/PLL混合式频率合成 | 第10页 |
1.2 频率合成器的主要技术指标 | 第10-11页 |
1.3 当代频率合成的技术水平与发展趋势 | 第11-12页 |
1.4 本文的研究意义与主要工作简介 | 第12-14页 |
第二章 锁相环路基本原理与性能参数 | 第14-22页 |
2.1 锁相技术的发展历史 | 第14页 |
2.2 锁相环路的工作原理 | 第14-19页 |
2.2.1 主要部件的功能模型 | 第14-17页 |
2.2.2 环路相位数学模型和基本方程 | 第17-18页 |
2.2.3 锁相环路的工作过程 | 第18-19页 |
2.3 锁相环路的传递函数 | 第19-20页 |
2.4 锁相环路的几个重要性能参数 | 第20-22页 |
第三章 程序分频器的设计 | 第22-38页 |
3.1 程序分频器的主要技术指标 | 第22页 |
3.2 可预置计数器的工作原理 | 第22-24页 |
3.3 可预置计数器的设计与PSPICE模拟 | 第24-31页 |
3.3.1 基本逻辑门的设计与PSPICE模拟 | 第24-27页 |
3.3.2 JK边沿触发器设计与PSPICE模拟 | 第27-30页 |
3.3.3 D触发器的设计与PSPICE模拟 | 第30页 |
3.3.4 四位可预置计数器的设计与PSPICE模拟 | 第30-31页 |
3.3.5 六位可预置计数器的设计与PSPICE模拟 | 第31页 |
3.4 吞脉冲分频器电路的设计与PSPICE模拟 | 第31-37页 |
3.4.1 吞脉冲分频器工作原理 | 第32-33页 |
3.4.2 双模前置分频器 | 第33-34页 |
3.4.3 吞脉冲计数器的电路设计与PSPICE模拟 | 第34-37页 |
3.5 小结 | 第37-38页 |
第四章 鉴相器与环路滤波器 | 第38-51页 |
4.1 鉴相器的主要技术指标要求 | 第38页 |
4.2 鉴频鉴相器工作原理 | 第38-42页 |
4.2.1 检相器 | 第39-41页 |
4.2.2 泵电路与积分电路 | 第41-42页 |
4.3 检相器设计与PSPICE模拟 | 第42-44页 |
4.4 电流泵电路的设计与PSPICE模拟 | 第44-46页 |
4.4.1 MOS恒流源的设计与PSPICE模拟 | 第44-46页 |
4.4.2 MOS模拟开关的设计 | 第46页 |
4.5 环路滤波器的设计 | 第46-48页 |
4.5.1 无源比例积分滤波器 | 第46页 |
4.5.2 三态电流泵锁相环设计公式 | 第46-47页 |
4.5.3 三态电流泵锁相环设计方法 | 第47-48页 |
4.6 鉴频鉴相器的整体模拟 | 第48-50页 |
4.7 锁定指示电路设计 | 第50-51页 |
第五章 压控振荡器(VCO) | 第51-57页 |
5.1 压控振荡器技术指标要求 | 第51-52页 |
5.2 VCO的理论设计 | 第52-53页 |
5.3 VCO的PSPICE模拟 | 第53-57页 |
第六章 电压预置原理与D/A转换器设计 | 第57-64页 |
6.1 加快频率捕获的电压预置原理 | 第57-58页 |
6.2 D/A转换器的设计与PSPICE模拟 | 第58-64页 |
第七章 总结 | 第64-66页 |
附录1 | 第66-72页 |
附录2 | 第72-76页 |
附录3 | 第76-81页 |
参考文献 | 第81-83页 |
致谢 | 第83页 |