摘要 | 第1-5页 |
ABSTRACT | 第5-13页 |
第一章 引言 | 第13-19页 |
·研究背景 | 第13-14页 |
·国内外现状 | 第14-15页 |
·课题的理论与实践意义 | 第15-16页 |
·主要研究工作 | 第16页 |
·本文的主要研究任务和贡献 | 第16-17页 |
·本文的创新与特色 | 第17页 |
·本文的结构安排 | 第17-19页 |
第二章 差错控制技术研究 | 第19-34页 |
·差错控制技术简介 | 第19-24页 |
·差错的特点和种类 | 第20-21页 |
·差错控制的基本方式 | 第21-22页 |
·差错控制基本原理 | 第22页 |
·差错控制编码的几个基本概念 | 第22-24页 |
·常用差错控制编码技术简介 | 第24-32页 |
·奇偶校验码 | 第24-25页 |
·行列监督码 | 第25页 |
·恒比码 | 第25-26页 |
·海明码 | 第26-28页 |
·循环冗余校验码(CRC) | 第28-29页 |
·里德-索罗门码(Reed-Solomon,即 RS 码) | 第29-31页 |
·几种差错控制编码的比较 | 第31-32页 |
·通信网络的差错控制方案设计 | 第32-33页 |
·本章小结 | 第33-34页 |
第三章 CRC 检错算法设计及FPGA 实现 | 第34-49页 |
·CRC 的算法介绍 | 第34-39页 |
·按位计算法 | 第34-35页 |
·查余式表法 | 第35-39页 |
·CRC 生成多项式的选择 | 第39-40页 |
·串行 CRC 的工程实现 | 第40-41页 |
·并行 CRC 计算的设计 | 第41-45页 |
·并行CRC 算法 | 第42页 |
·具体的公式推导 | 第42-45页 |
·并行 CRC 的 FPGA 实现 | 第45-48页 |
·模块结构 | 第45-46页 |
·模拟仿真结果 | 第46-47页 |
·FPGA 的综合和实现结果 | 第47-48页 |
·本章小结 | 第48-49页 |
第四章 重传策略设计及实现 | 第49-71页 |
·重传策略原理及分类 | 第49-52页 |
·空闲重发请求(Idle RQ) | 第49-50页 |
·连续重发请求(Continuous RQ) | 第50-52页 |
·流控策略 | 第52-55页 |
·XON/XOFF 方案 | 第52-53页 |
·滑动窗口协议机制 | 第53-55页 |
·系统采用的重传和流控策略 | 第55-58页 |
·系统在重传和流控方面的具体要求 | 第58-60页 |
·传送序号(SeqNo) | 第58-59页 |
·重传队列 | 第59页 |
·应答 Ack | 第59页 |
·电路结构 | 第59-60页 |
·重传队列的 FPGA 实现 | 第60-70页 |
·基本模块结构 | 第60-62页 |
·重传队列工作过程 | 第62-63页 |
·程序的状态机及部分重要变量说明 | 第63-66页 |
·模拟结果 | 第66-69页 |
·综合和实现结果 | 第69-70页 |
·本章小结 | 第70-71页 |
第五章 结束语 | 第71-73页 |
·课题的要求与相关的研究内容 | 第71页 |
·课题研究结论 | 第71-72页 |
·课题的创新点 | 第72页 |
·进一步的工作和展望 | 第72-73页 |
致谢 | 第73-74页 |
参考文献 | 第74-77页 |