摘要 | 第3-4页 |
abstract | 第4页 |
第1章 绪论 | 第7-11页 |
1.1 论文的研究背景与意义 | 第7页 |
1.2 模数转换器研究现状 | 第7-10页 |
1.3 论文的主要工作与结构 | 第10-11页 |
第2章 模数转换器原理与性能评价 | 第11-25页 |
2.1 模数转换器简介 | 第11-12页 |
2.2 主流模数转换器架构 | 第12-15页 |
2.2.1 逐次逼近型模数转换器 | 第12-13页 |
2.2.2 流水线型模数转换器 | 第13-14页 |
2.2.3 ∑-?型模数转换器 | 第14-15页 |
2.3 模数转换器的主要性能参数 | 第15-20页 |
2.3.1 静态参数 | 第15-17页 |
2.3.2 动态参数 | 第17-20页 |
2.4 流水线ADC非理想因素 | 第20-25页 |
2.4.1 热噪声 | 第20-21页 |
2.4.2 电荷注入与时钟馈通 | 第21-22页 |
2.4.3 比较器失调 | 第22-23页 |
2.4.4 运算放大器增益误差与非线性误差 | 第23-25页 |
第3章 流水线型模数转换器架构设计与行为级建模 | 第25-39页 |
3.1 12Bit 200Msps流水线ADC整体系统架构 | 第25-27页 |
3.2 流水线ADC设计参数分析 | 第27-31页 |
3.2.1 每级精度确定 | 第28页 |
3.2.2 运算放大器增益与带宽确定 | 第28-30页 |
3.2.3 采样电容分析 | 第30-31页 |
3.3 12Bit 200Msps流水线ADC行为级建模 | 第31-39页 |
3.3.1 Sub-ADC误差模型分析及行为级建模 | 第31-33页 |
3.3.2 MDAC误差模型分析及行为级建模 | 第33-35页 |
3.3.3 整体流水线ADC行为级仿真 | 第35-39页 |
第4章 流水线型模数转换器关键电路模块设计与仿真 | 第39-71页 |
4.1 采样保持消除技术 | 第39-40页 |
4.2 首级电路设计 | 第40-60页 |
4.2.1 Sub-ADC电路设计与比较器设计 | 第40-43页 |
4.2.2 MDAC电路设计 | 第43-52页 |
4.2.3 高性能运算放大器电路设计 | 第52-59页 |
4.2.4 首级电路仿真 | 第59-60页 |
4.3 带隙基准源电路设计 | 第60-63页 |
4.3.1 带隙基准源电路模块 | 第60-62页 |
4.3.2 带隙基准源电路仿真 | 第62-63页 |
4.4 延时及数字校正单元设计 | 第63-66页 |
4.5 两相不交叠时钟电路设计 | 第66-68页 |
4.6 芯片整体电路仿真 | 第68-71页 |
第5章 总结与展望 | 第71-73页 |
5.1 总结 | 第71页 |
5.2 展望 | 第71-73页 |
参考文献 | 第73-77页 |
发表论文和参加科研情况说明 | 第77-79页 |
致谢 | 第79-80页 |