摘要 | 第5-6页 |
ABSTRACT | 第6页 |
第一章 绪论 | 第10-16页 |
1.1 论文的研究背景及意义 | 第10-11页 |
1.2 国内外研究现状 | 第11-13页 |
1.3 论文的主要研究工作 | 第13-14页 |
1.4 论文篇章结构 | 第14-15页 |
1.5 本章小结 | 第15-16页 |
第二章 流水线ADC原理及误差分析 | 第16-26页 |
2.1 流水线ADC的基本原理 | 第16-19页 |
2.1.1 流水线ADC基本框架 | 第16-17页 |
2.1.2 流水线ADC子级 | 第17页 |
2.1.3 流水线ADC的静态指标和动态指标 | 第17-19页 |
2.2 ADC的误差分析 | 第19-25页 |
2.2.1 流水线ADC子级误差分析 | 第19-23页 |
2.2.2 流水线ADC子级误差建模 | 第23-25页 |
2.3 本章小结 | 第25-26页 |
第三章 冗余子级流水线ADC校准系统 | 第26-35页 |
3.1 误差校准模型 | 第26-27页 |
3.2 自适应滤波算法 | 第27-29页 |
3.3 高精度冗余子级 | 第29-30页 |
3.4 控制信号产生器和数字控制器 | 第30-31页 |
3.4.1 控制信号产生器 | 第30-31页 |
3.4.2 数字控制器 | 第31页 |
3.5 冗余子级校准系统及原理 | 第31-34页 |
3.5.1 冗余子级校准系统框图 | 第31-33页 |
3.5.2 冗余子级校准系统工作原理 | 第33-34页 |
3.6 本章小结 | 第34-35页 |
第四章 冗余子级校准系统仿真验证 | 第35-46页 |
4.1 冗余子级校准系统的Simulink仿真验证 | 第35-40页 |
4.1.1 自适应LMS滤波器 | 第35-36页 |
4.1.2 冗余子级的Simulink仿真 | 第36-37页 |
4.1.3 控制信号产生器和数字控制器的Simulink仿真 | 第37-38页 |
4.1.4 冗余子级校准系统的Simulink整体仿真 | 第38-40页 |
4.2 冗余子级校准系统的全FPGA实现与验证 | 第40-45页 |
4.2.1 设计流程和系统设计 | 第40-42页 |
4.2.2 系统实现与仿真分析 | 第42-45页 |
4.3 本章小结 | 第45-46页 |
第五章 冗余子级校准系统关键模拟电路设计与仿真 | 第46-61页 |
5.1 开关设计与优化 | 第46-47页 |
5.2 时钟电路设计 | 第47-49页 |
5.3 比较器及子ADC设计 | 第49-53页 |
5.3.1 比较器结构 | 第50-51页 |
5.3.2 子ADC编码电路设计 | 第51-53页 |
5.4 运算放大器设计 | 第53-57页 |
5.4.1 运算放大器结构 | 第53-56页 |
5.4.2 Gain-Boosting运放设计与仿真 | 第56-57页 |
5.5 采样保持电路和MDAC电路设计与仿真 | 第57-60页 |
5.5.1 采样保持实现与仿真 | 第58页 |
5.5.2 MDAC电路实现与仿真 | 第58-60页 |
5.6 本章小结 | 第60-61页 |
总结与展望 | 第61-63页 |
论文工作总结 | 第61页 |
后续工作展望 | 第61-63页 |
参考文献 | 第63-66页 |
攻读硕士学位期间取得的研究成果 | 第66-67页 |
致谢 | 第67-68页 |
附件 | 第68页 |