基于FPGA超声相控阵检测设备的研究
摘要 | 第3-4页 |
Abstract | 第4-5页 |
第一章 绪论 | 第8-12页 |
1.1 课题背景及意义 | 第8-9页 |
1.2 相控阵发展 | 第9-10页 |
1.2.1 国外发展 | 第9页 |
1.2.2 国内发展 | 第9-10页 |
1.3 相控阵设备发展趋势 | 第10-11页 |
1.4 研究内容 | 第11页 |
1.5 完成的主要工作 | 第11-12页 |
第二章 超声相控阵检测原理及总体方案 | 第12-24页 |
2.1 超声相控阵检测原理 | 第12-13页 |
2.2 超声相控阵系统关键问题 | 第13-18页 |
2.2.1 相控发射 | 第13-15页 |
2.2.2 相控接收 | 第15-18页 |
2.3 FPGA综述 | 第18-20页 |
2.4 可行性分析 | 第20-22页 |
2.5 总系统构成 | 第22-23页 |
2.6 本章小结 | 第23-24页 |
第三章 相控阵系统关键模块设计 | 第24-43页 |
3.1 发射模块 | 第24-27页 |
3.1.1 高压脉冲发生单元 | 第24-26页 |
3.1.2 时序控制单元 | 第26-27页 |
3.2 接收模块 | 第27-33页 |
3.2.1 高低压隔离单元 | 第27-29页 |
3.2.2 放大滤波处理单元 | 第29-31页 |
3.2.3 时钟供给单元 | 第31页 |
3.2.4 差分信号源供给单元 | 第31-33页 |
3.3 PCIE通讯 | 第33-37页 |
3.4 电源模块 | 第37-41页 |
3.4.1 集成开关电源模块 | 第39页 |
3.4.2 数字电源控制系统 | 第39-41页 |
3.5 本章小结 | 第41-43页 |
第四章 系统控制软件设计 | 第43-56页 |
4.1 声束时序控制部分 | 第43-44页 |
4.2 基于FPGA的SPI接口时序控制 | 第44-53页 |
4.2.1 SPI接口设计原则 | 第44-45页 |
4.2.2 高低压隔离单元时序控制 | 第45-47页 |
4.2.3 时钟供给单元SPI时序控制 | 第47-50页 |
4.2.4 差分信号源单元SPI时序控制 | 第50-52页 |
4.2.5 信号处理单元 | 第52-53页 |
4.3 PCIE接口测试 | 第53-55页 |
4.4 本章小结 | 第55-56页 |
第五章 系统仿真与测试 | 第56-67页 |
5.1 电源电压测试 | 第56-59页 |
5.1.1 低压电源实际硬件图及结果 | 第56-58页 |
5.1.2 高压电源测试 | 第58-59页 |
5.2 发射接收单元仿真 | 第59-62页 |
5.2.1 声束时序控制仿真 | 第59页 |
5.2.2 SPI接口控制仿真 | 第59-62页 |
5.3 发射接收单元测试 | 第62-65页 |
5.3.1 相控发射测试 | 第62-63页 |
5.3.2 接收单元测试 | 第63-65页 |
5.4 PCIE接口测试 | 第65-66页 |
5.5 本章小结 | 第66-67页 |
总结与展望 | 第67-69页 |
总结 | 第67-68页 |
展望 | 第68-69页 |
参考文献 | 第69-73页 |
发表论文和参加科研情况 | 第73-74页 |
致谢 | 第74-75页 |