摘要 | 第4-5页 |
Abstract | 第5页 |
第1章 绪论 | 第8-14页 |
1.1 课题研究背景 | 第8-11页 |
1.1.1 微处理器产业研究现状 | 第8-9页 |
1.1.2 高通量计算系统研究现状 | 第9-10页 |
1.1.3 IMMU研究现状 | 第10-11页 |
1.2 课题研究意义 | 第11-12页 |
1.3 课题研究工作与内容安排 | 第12-14页 |
第2章 IMMU原理分析与方案设计 | 第14-23页 |
2.1 IMMU功能概述 | 第14-15页 |
2.2 存储管理机制 | 第15-17页 |
2.2.1 页式存储管理 | 第15页 |
2.2.2 段式存储管理 | 第15-16页 |
2.2.3 段页式存储管理 | 第16页 |
2.2.4 存储管理机制比较 | 第16-17页 |
2.3 快速地址转换技术 | 第17-18页 |
2.4 RISC架构下IMMU设计方案 | 第18-22页 |
2.4.1 Sun微处理器IMMU架构分析 | 第18-19页 |
2.4.2 ARM微处理器IMMU原理分析 | 第19-20页 |
2.4.3 IMMU设计方案 | 第20-22页 |
2.4.4 IMMU设计特点 | 第22页 |
2.5 本章小结 | 第22-23页 |
第3章 IMMU工程设计与实现 | 第23-43页 |
3.1 ITLB结构设计 | 第23-28页 |
3.1.1 设计概述 | 第23页 |
3.1.2 CAM设计 | 第23-24页 |
3.1.3 SRAM设计 | 第24-25页 |
3.1.4 ITLB替换算法 | 第25-27页 |
3.1.5 ITLB控制系统设计 | 第27-28页 |
3.2 面向AArch32 VMSA的HdWlk设计 | 第28-31页 |
3.2.1 设计概述 | 第28-29页 |
3.2.2 面向AArch32 VMSA的HdWlk数据通路设计 | 第29页 |
3.2.3 面向AArch32 VMSA的HdWlk数据接口 | 第29-30页 |
3.2.4 面向AArch32 VMSA的HdWlk控制系统设计 | 第30-31页 |
3.3 面向AArch64 VMSA的HdWlk设计 | 第31-40页 |
3.3.1 设计概述 | 第31-32页 |
3.3.2 面向AArch64 VMSA的HdWlk数据通路设计 | 第32-34页 |
3.3.3 面向AArch64 VMSA的HdWlk控制系统设计 | 第34-36页 |
3.3.4 面向AArch64 VMSA的HdWlk接口电路设计 | 第36-40页 |
3.4 IMMU寄存器组初始化 | 第40-41页 |
3.5 IMMU器件Debug方案设计 | 第41-42页 |
3.6 本章小结 | 第42-43页 |
第4章 IMMU仿真与验证 | 第43-53页 |
4.1 IMMU验证方案 | 第43-44页 |
4.2 逻辑仿真验证 | 第44-46页 |
4.3 FPGA原型验证 | 第46-52页 |
4.4 本章小结 | 第52-53页 |
第5章 IMMU性能评估 | 第53-58页 |
5.1 时序评估 | 第53-55页 |
5.2 功耗评估 | 第55-56页 |
5.3 面积评估 | 第56-57页 |
5.4 本章小结 | 第57-58页 |
第6章 总结与展望 | 第58-60页 |
6.1 总结 | 第58-59页 |
6.2 展望 | 第59-60页 |
致谢 | 第60-61页 |
参考文献 | 第61-63页 |