基于PXI总线的信号调理电路设计
摘要 | 第4-5页 |
Abstract | 第5-6页 |
1 绪论 | 第10-16页 |
1.1 课题背景及意义 | 第10-11页 |
1.2 国内外研究现状 | 第11-14页 |
1.2.1 雷达前端信号调理的现状及发展 | 第11-12页 |
1.2.2 雷达信号处理技术研究现状 | 第12-13页 |
1.2.3 PXI总线接口技术研究现状 | 第13-14页 |
1.3 论文主要研究内容 | 第14页 |
1.4 论文结构安排 | 第14-16页 |
2 调理电路的总体设计 | 第16-24页 |
2.1 调理电路总体框架 | 第16-17页 |
2.2 测速信号特征分析 | 第17-20页 |
2.2.1 微波雷达测速原理 | 第17-19页 |
2.2.2 微波雷达的特征 | 第19-20页 |
2.3 信号调理的最终解决方案 | 第20-23页 |
2.4 本章小结 | 第23-24页 |
3 自适应信号调理单元设计 | 第24-43页 |
3.1 信号调理单元设计 | 第24-30页 |
3.1.1 滤波器的概念及其性质 | 第24-25页 |
3.1.2 有源滤波器的优化结构 | 第25-26页 |
3.1.3 滤波器设计的基本原则 | 第26-30页 |
3.2 AGC的设计方案 | 第30-37页 |
3.2.1 AGC设计的技术指标 | 第31-32页 |
3.2.2 AGC设计方法 | 第32-34页 |
3.2.3 AGC检波电路工作原理 | 第34-35页 |
3.2.4 响应时间的计算 | 第35-37页 |
3.3 模块集成与实验测试 | 第37-42页 |
3.4 本章小结 | 第42-43页 |
4 PXI总线接口及驱动软件设计 | 第43-62页 |
4.1 PXI总线及传输协议分析 | 第43-47页 |
4.1.1 PXI接口设计 | 第44-45页 |
4.1.2 PXI总线规范 | 第45-47页 |
4.2 PCI9052简介及本地总线工作模式 | 第47-52页 |
4.2.1 PCI9052数据传输模式 | 第48-49页 |
4.2.2 PCI9052寄存器 | 第49-51页 |
4.2.3 PCI9052在板卡中的实现 | 第51-52页 |
4.2.4 PCI9052的初始化 | 第52页 |
4.3 驱动程序的开发 | 第52-54页 |
4.3.1 PXI总线的驱动的设计 | 第53-54页 |
4.4 局部总线数据传输的实现 | 第54-57页 |
4.4.1 CPLD开发的环境及具体流程 | 第54-57页 |
4.5 PXI总线调试 | 第57-59页 |
4.5.1 软件界面及检测实验 | 第58-59页 |
4.6 自适应调理电路PCB设计 | 第59-60页 |
4.7 本章小结 | 第60-62页 |
5 试验测试 | 第62-67页 |
5.1 PXI自适应信号调理单元系统集成 | 第62页 |
5.2 模拟条件实验测试 | 第62-63页 |
5.3 靶场试验测试 | 第63-67页 |
5.3.1 靶场测试系统 | 第63-64页 |
5.3.2 实验过程 | 第64页 |
5.3.3 试验结果 | 第64-65页 |
5.3.4 结果分析 | 第65-67页 |
结论 | 第67-69页 |
参考文献 | 第69-74页 |
攻读硕士期间发表的论文及所取得的研究成果 | 第74-76页 |
致谢 | 第76页 |