摘要 | 第4-5页 |
ABSTRACT | 第5-6页 |
第一章 绪论 | 第10-12页 |
1.1 研究背景与意义 | 第10页 |
1.2 论文研究内容 | 第10-11页 |
1.3 本文结构 | 第11-12页 |
第二章 主要技术综述 | 第12-22页 |
2.1 FPGA技术简介 | 第12-15页 |
2.1.1 Cyclone Ⅲ芯片的基本结构 | 第12-13页 |
2.1.2 Cyclone Ⅲ芯片的时钟网络 | 第13-14页 |
2.1.3 Cyclone Ⅲ芯片的I/O资源 | 第14页 |
2.1.4 Cyclone Ⅲ芯片的IP资源 | 第14-15页 |
2.2 DDR2技术简介 | 第15-17页 |
2.2.1 DDR2技术和关键术语 | 第15-16页 |
2.2.2 DDR2内存的初始化 | 第16-17页 |
2.3 千兆以太网技术简介 | 第17-20页 |
2.3.1 物理层接口简介 | 第17-19页 |
2.3.2 MAC帧结构简介 | 第19-20页 |
2.4 AD芯片介绍 | 第20-21页 |
2.5 本章小结 | 第21-22页 |
第三章 采集系统的硬件电路设计 | 第22-33页 |
3.1 电路原理图设计 | 第22-32页 |
3.1.1 系统电源模块设计 | 第22-24页 |
3.1.2 滤波电路设计 | 第24-25页 |
3.1.3 FPGA电路设计 | 第25-28页 |
3.1.4 AD采样电路设计 | 第28-29页 |
3.1.5 DDR2 SDRAM电路设计 | 第29-30页 |
3.1.6 88E1111 PHY芯片电路设计 | 第30-32页 |
3.1.7 接地电路设计 | 第32页 |
3.2 电路PCB设计 | 第32页 |
3.3 本章小结 | 第32-33页 |
第四章 采集系统的软件架构与仿真 | 第33-77页 |
4.1 仿真环境搭建 | 第33-36页 |
4.1.1 软件仿真平台的选择 | 第33-34页 |
4.1.2 Modelsim SE仿真环境的搭建 | 第34-35页 |
4.1.3 Virtual JTAG调试环境的搭建 | 第35-36页 |
4.2 AD采样的软件设计与仿真 | 第36-40页 |
4.2.1 AD9224芯片接口软件设计 | 第36-37页 |
4.2.2 AD9224芯片接口的仿真波形分析 | 第37-40页 |
4.3 DDR2接口的软件设计与仿真 | 第40-51页 |
4.3.1 DDR2 IP核介绍 | 第40-42页 |
4.3.2 DDR2 IP核配置 | 第42-46页 |
4.3.3 DDR2仿真方法和结果 | 第46-47页 |
4.3.4 DDR2接口仿真波形分析 | 第47-51页 |
4.4 千兆以太网接口的软件设计与仿真 | 第51-64页 |
4.4.1 MAC IP核介绍 | 第51-55页 |
4.4.2 MAC IP核的配置 | 第55-57页 |
4.4.3 MAC仿真方法和结果 | 第57-59页 |
4.4.4 MAC接口仿真波形分析 | 第59-64页 |
4.5 总体程序的设计与仿真 | 第64-76页 |
4.5.1 时钟和复位的设计 | 第65-66页 |
4.5.2 采集模块到存储接口数据通路 | 第66-71页 |
4.5.3 存储模块到MAC模块数据通路 | 第71-74页 |
4.5.4 数据通路仿真与结果分析 | 第74-76页 |
4.6 本章小结 | 第76-77页 |
第五章 采集系统的在板测试 | 第77-81页 |
5.1 程序综合结果 | 第77-79页 |
5.2 在板测试波形 | 第79-80页 |
5.3 本章小结 | 第80-81页 |
第六章 总结与展望 | 第81-82页 |
参考文献 | 第82-84页 |
致谢 | 第84页 |