摘要 | 第5-7页 |
ABSTRACT | 第7-8页 |
符号对照表 | 第12-13页 |
缩略语对照表 | 第13-16页 |
第一章 绪论 | 第16-22页 |
1.1 引言 | 第16页 |
1.2 视频编码简介及其发展史 | 第16-18页 |
1.2.1 视频编码简介 | 第16-17页 |
1.2.2 视频压缩标准发展简介 | 第17-18页 |
1.3 主要研究工作 | 第18-19页 |
1.4 论文结构安排 | 第19-22页 |
第二章 HEVC中变换量化及数据存储模块简介 | 第22-34页 |
2.1 HEVC帧内编码框架 | 第22-23页 |
2.2 灵活的块分割结构 | 第23-25页 |
2.2.1 编码树单元CTU | 第23页 |
2.2.2 编码单元CU | 第23-24页 |
2.2.3 预测单元PU | 第24页 |
2.2.4 变换单元TU | 第24-25页 |
2.3 DCT变换简介 | 第25-28页 |
2.3.1 变换的含义及原理 | 第25页 |
2.3.2 离散余弦变换(DCT) | 第25-26页 |
2.3.3 二维DCT变换 | 第26-28页 |
2.4 HEVC量化方法 | 第28-31页 |
2.4.1 标量量化 | 第28-30页 |
2.4.2 率失真优化量化(RDOQ) | 第30-31页 |
2.5 熵编码 | 第31-32页 |
2.6 与变换量化相关的数据存储 | 第32-33页 |
2.7 本章小结 | 第33-34页 |
第三章 HEVC中变换以及量化模块结构设计 | 第34-62页 |
3.1 HEVC中变换及量化的流水线并行度选择 | 第34-36页 |
3.2 DCT变换硬件结构设计 | 第36-48页 |
3.2.1 基于16并行度流水线的DCT整体结构设计 | 第36-37页 |
3.2.2 基于蝶形变换原理的结构优化 | 第37-41页 |
3.2.3 加法树乘法器 | 第41-42页 |
3.2.4 DCT变换硬件结构设计 | 第42-47页 |
3.2.5 4 点DST硬件结构设计 | 第47-48页 |
3.3 DCT变换转置存储结构设计 | 第48-53页 |
3.3.1 SRAM存储器简介 | 第48-49页 |
3.3.2 基于SRAM的DCT变换转置存储结构设计 | 第49-52页 |
3.3.3 基于消除延迟周期的转置存储结构优化 | 第52-53页 |
3.4 标量量化模块结构设计 | 第53-55页 |
3.5 功能仿真及综合 | 第55-60页 |
3.5.1 仿真工具以及综合工具简介 | 第55页 |
3.5.2 仿真平台搭建 | 第55-56页 |
3.5.3 DCT变换与量化仿真结果分析 | 第56-58页 |
3.5.4 综合结果分析 | 第58-60页 |
3.6 本章小结 | 第60-62页 |
第四章 HEVC中与变换量化相关存储模块结构设计 | 第62-70页 |
4.1 与率失真决策算数编码模块相关存储模块结构设计 | 第62-64页 |
4.1.1 存储模块简介 | 第62页 |
4.1.2 基于SRAM的Ping-Pang存储结构优化 | 第62-64页 |
4.2 与CABAC相关的存储模块结构设计 | 第64-68页 |
4.2.1 存储模块简介 | 第64-65页 |
4.2.2 存储结构设计 | 第65-66页 |
4.2.3 基于代价计算周期的存储结构优化 | 第66-68页 |
4.3 重建残差存储模块的优化设计 | 第68-69页 |
4.4 本章小结 | 第69-70页 |
第五章 总结与展望 | 第70-72页 |
5.1 研究工作总结 | 第70-71页 |
5.2 未来工作展望 | 第71-72页 |
参考文献 | 第72-76页 |
致谢 | 第76-78页 |
作者简介 | 第78-79页 |