首页--工业技术论文--无线电电子学、电信技术论文--通信论文--数据通信论文--图像通信、多媒体通信论文--图像编码论文

基于HEVC的变换量化以及数据存储模块的VLSI结构设计

摘要第5-7页
ABSTRACT第7-8页
符号对照表第12-13页
缩略语对照表第13-16页
第一章 绪论第16-22页
    1.1 引言第16页
    1.2 视频编码简介及其发展史第16-18页
        1.2.1 视频编码简介第16-17页
        1.2.2 视频压缩标准发展简介第17-18页
    1.3 主要研究工作第18-19页
    1.4 论文结构安排第19-22页
第二章 HEVC中变换量化及数据存储模块简介第22-34页
    2.1 HEVC帧内编码框架第22-23页
    2.2 灵活的块分割结构第23-25页
        2.2.1 编码树单元CTU第23页
        2.2.2 编码单元CU第23-24页
        2.2.3 预测单元PU第24页
        2.2.4 变换单元TU第24-25页
    2.3 DCT变换简介第25-28页
        2.3.1 变换的含义及原理第25页
        2.3.2 离散余弦变换(DCT)第25-26页
        2.3.3 二维DCT变换第26-28页
    2.4 HEVC量化方法第28-31页
        2.4.1 标量量化第28-30页
        2.4.2 率失真优化量化(RDOQ)第30-31页
    2.5 熵编码第31-32页
    2.6 与变换量化相关的数据存储第32-33页
    2.7 本章小结第33-34页
第三章 HEVC中变换以及量化模块结构设计第34-62页
    3.1 HEVC中变换及量化的流水线并行度选择第34-36页
    3.2 DCT变换硬件结构设计第36-48页
        3.2.1 基于16并行度流水线的DCT整体结构设计第36-37页
        3.2.2 基于蝶形变换原理的结构优化第37-41页
        3.2.3 加法树乘法器第41-42页
        3.2.4 DCT变换硬件结构设计第42-47页
        3.2.5 4 点DST硬件结构设计第47-48页
    3.3 DCT变换转置存储结构设计第48-53页
        3.3.1 SRAM存储器简介第48-49页
        3.3.2 基于SRAM的DCT变换转置存储结构设计第49-52页
        3.3.3 基于消除延迟周期的转置存储结构优化第52-53页
    3.4 标量量化模块结构设计第53-55页
    3.5 功能仿真及综合第55-60页
        3.5.1 仿真工具以及综合工具简介第55页
        3.5.2 仿真平台搭建第55-56页
        3.5.3 DCT变换与量化仿真结果分析第56-58页
        3.5.4 综合结果分析第58-60页
    3.6 本章小结第60-62页
第四章 HEVC中与变换量化相关存储模块结构设计第62-70页
    4.1 与率失真决策算数编码模块相关存储模块结构设计第62-64页
        4.1.1 存储模块简介第62页
        4.1.2 基于SRAM的Ping-Pang存储结构优化第62-64页
    4.2 与CABAC相关的存储模块结构设计第64-68页
        4.2.1 存储模块简介第64-65页
        4.2.2 存储结构设计第65-66页
        4.2.3 基于代价计算周期的存储结构优化第66-68页
    4.3 重建残差存储模块的优化设计第68-69页
    4.4 本章小结第69-70页
第五章 总结与展望第70-72页
    5.1 研究工作总结第70-71页
    5.2 未来工作展望第71-72页
参考文献第72-76页
致谢第76-78页
作者简介第78-79页

论文共79页,点击 下载论文
上一篇:大规模MIMO信道互易性补偿方法研究
下一篇:基于内容的视频拷贝检测