基于PPA分析与优化的数字麦克风IC设计
摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
符号对照表 | 第11-12页 |
缩略语对照表 | 第12-16页 |
第一章 绪论 | 第16-20页 |
1.1 研究背景及行业现状 | 第16-17页 |
1.1.1 可穿戴设备的发展现状 | 第16-17页 |
1.1.2 研究背景 | 第17页 |
1.2 研究内容及课题来源 | 第17-18页 |
1.3 论文章节安排 | 第18-20页 |
第二章 低功耗技术的理论研究 | 第20-34页 |
2.1 功耗来源的理论分析 | 第20-23页 |
2.1.1 功耗概述及分析 | 第20-22页 |
2.1.2 功耗与性能和面积的关系 | 第22-23页 |
2.2 低功耗设计的系统方案 | 第23-24页 |
2.2.1 不同层级的低功耗设计 | 第23-24页 |
2.2.2 低功耗设计的原则和策略 | 第24页 |
2.3 系统级和行为级常用的低功耗技术 | 第24-32页 |
2.3.1 不同层级的低功耗技术 | 第24-25页 |
2.3.2 系统架构级低功耗方法 | 第25-29页 |
2.3.3 RTL级低功耗策略 | 第29-32页 |
2.4 本章总结 | 第32-34页 |
第三章 DMIC的系统架构设计 | 第34-48页 |
3.1 DMIC设计的系统背景介绍 | 第34-35页 |
3.2 DMIC简介及系统设计方案 | 第35-40页 |
3.2.1 DMIC功能分析 | 第35-36页 |
3.2.2 DMIC的硬件及软核 | 第36页 |
3.2.3 DMIC系统架构级设计 | 第36-40页 |
3.3 外部低功耗接口 | 第40-42页 |
3.3.1 音频数据量及FIFO容量 | 第40-41页 |
3.3.2 DMIC与SoC通信的接口选择 | 第41-42页 |
3.4 DMIC控制器 | 第42-44页 |
3.4.1 DMIC控制器的功能和结构 | 第42-43页 |
3.4.2 内部接口的选择 | 第43-44页 |
3.5 DMIC的结构设计方案和性能指标 | 第44-46页 |
3.5.1 DMIC的顶层结构设计方案 | 第44-45页 |
3.5.2 DMIC的性能指标 | 第45-46页 |
3.6 本章小结 | 第46-48页 |
第四章 DMIC的行为级设计实现 | 第48-66页 |
4.1 SPI控制器的RTL实现 | 第48-53页 |
4.1.1 SPI协议 | 第48-50页 |
4.1.2 DMIC中SPI接口的实现 | 第50-53页 |
4.2 FIFO存储模块的RTL实现 | 第53-58页 |
4.2.1 异步FIFO设计基础 | 第53-54页 |
4.2.2 异步FIFO的设计难点分析 | 第54-56页 |
4.2.3 异步FIFO的RTL实现 | 第56-58页 |
4.3 DMIC控制器的设计 | 第58-64页 |
4.3.1 DMIC控制器整体结构 | 第58页 |
4.3.2 FSM状态机控制器 | 第58-62页 |
4.3.3 APB Master接口设计 | 第62-64页 |
4.4 本章总结 | 第64-66页 |
第五章 DMIC的验证及综合优化 | 第66-78页 |
5.1 DMIC验证背景 | 第66页 |
5.2 DMIC的验证环境及波形分析 | 第66-72页 |
5.2.1 DMIC验证环境 | 第66-69页 |
5.2.2 波形仿真分析 | 第69-72页 |
5.3 DMIC的综合及结果分析 | 第72-74页 |
5.4 DMIC的面积优化 | 第74-78页 |
5.4.1 FIFO存储模块的优化 | 第74-75页 |
5.4.2 优化结果及结论分析 | 第75-78页 |
第六章 总结和展望 | 第78-80页 |
6.1 总结 | 第78页 |
6.2 展望 | 第78-80页 |
参考文献 | 第80-82页 |
致谢 | 第82-84页 |
作者简介 | 第84-85页 |