低功耗压电能收集与管理电路研究
| 摘要 | 第4-5页 |
| Abstract | 第5页 |
| 1 绪论 | 第8-12页 |
| 1.1 课题背景及意义 | 第8-9页 |
| 1.2 典型压电能收集与管理电路 | 第9页 |
| 1.3 压电能收集与管理电路的国内外发展概述 | 第9-11页 |
| 1.4 本文主要研究内容 | 第11-12页 |
| 2 压电能收集与管理电路介绍 | 第12-26页 |
| 2.1 压电阻抗等效模型 | 第12-15页 |
| 2.2 压电能收集电路 | 第15-21页 |
| 2.2.1 AC-DC电路 | 第15-17页 |
| 2.2.2 P-SSHI电路 | 第17-21页 |
| 2.3 压电能量管理电路 | 第21-26页 |
| 3 压电能收集与管理电路系统设计 | 第26-35页 |
| 3.1 系统方案 | 第26页 |
| 3.2 P-SSHI 电路 | 第26-32页 |
| 3.2.1 用于器件的P-SSHI电路 | 第27-28页 |
| 3.2.2 用于芯片的P-SSHI电路 | 第28-32页 |
| 3.3 Buck 电路 | 第32-35页 |
| 3.3.1 用于器件的Buck电路 | 第33页 |
| 3.3.2 用于芯片的Buck电路 | 第33-35页 |
| 4 压电能收集与管理电路芯片子模块设计 | 第35-49页 |
| 4.1 纳功耗基准电压源 | 第35-41页 |
| 4.2 纳功耗基准电流源 | 第41-45页 |
| 4.3 低功比较器 | 第45-46页 |
| 4.4 低功耗迟滞比较器 | 第46-47页 |
| 4.5 施密特触发器 | 第47-49页 |
| 5 整体电路设计与仿真 | 第49-66页 |
| 5.1 元器件设计仿真 | 第49-54页 |
| 5.2 芯片设计仿真 | 第54-66页 |
| 结论 | 第66-67页 |
| 参考文献 | 第67-70页 |
| 攻读硕士学位期间发表学术论文情况 | 第70-71页 |
| 致谢 | 第71-72页 |