| 摘要 | 第1-6页 |
| ABSTRACT | 第6-10页 |
| 第1章 绪论 | 第10-15页 |
| ·课题研究背景 | 第10页 |
| ·国内外研究现状及发展趋势 | 第10-13页 |
| ·EDA技术及发展趋势 | 第10-12页 |
| ·网络摄像机终端研究现状 | 第12-13页 |
| ·课题研究目的和意义 | 第13页 |
| ·论文的结构安排 | 第13-15页 |
| 第2章 高速电路设计及仿真 | 第15-24页 |
| ·高速电路设计概述 | 第15-19页 |
| ·高速电路的概念 | 第15页 |
| ·信号完整性 | 第15-16页 |
| ·电源完整性 | 第16-17页 |
| ·电磁兼容性 | 第17-19页 |
| ·Cadence 软件与SpecctraQuest 仿真软件介绍 | 第19-22页 |
| ·Cadence 软件与高速电路设计介绍 | 第19-21页 |
| ·SpecctraQuest 仿真软件与仿真过程介绍 | 第21-22页 |
| ·IBIS 模型介绍 | 第22-23页 |
| ·IBIS 模型的产生 | 第22页 |
| ·IBIS 模型的结构 | 第22-23页 |
| ·本章小结 | 第23-24页 |
| 第3章 网络摄像机终端硬件电路原理设计 | 第24-50页 |
| ·网络摄像机终端系统功能分析 | 第24-25页 |
| ·基于ARM9 的网络摄像机终端系统硬件设计 | 第25-28页 |
| ·网络摄像机终端总体设计方案 | 第25-26页 |
| ·终端系统的硬件设计总图 | 第26-27页 |
| ·GM8180 处理器介绍 | 第27-28页 |
| ·核心板设计 | 第28-42页 |
| ·DDR电路设计 | 第28-31页 |
| ·FLASH电路设计 | 第31-35页 |
| ·以太网电路设计 | 第35-38页 |
| ·视频解码电路设计 | 第38-40页 |
| ·核心板与电源板相连接的排针的定义 | 第40-42页 |
| ·电源板设计 | 第42-47页 |
| ·电源系统设计 | 第42-44页 |
| ·SD卡电路设计 | 第44页 |
| ·ICE 接口设计 | 第44-45页 |
| ·报警接口设计 | 第45页 |
| ·RS485 和UART 电路设计 | 第45-46页 |
| ·音频电路设计 | 第46-47页 |
| ·RTC电路设计 | 第47页 |
| ·电源板与3G-GPS 板相连接的排针的定义 | 第47页 |
| ·3G-GPS 板设计 | 第47-49页 |
| ·3G模块电路设计 | 第47-48页 |
| ·GPS 模块电路设计 | 第48-49页 |
| ·本章小节 | 第49-50页 |
| 第4章 网络摄像机终端核心板PCB设计 | 第50-66页 |
| ·原理图到PCB 设计过程 | 第50-52页 |
| ·核心板PCB 布局设计 | 第52-56页 |
| ·PCB布局前注意事项 | 第52-53页 |
| ·核心板PCB布局 | 第53-56页 |
| ·核心板PCB 叠层设计 | 第56-57页 |
| ·核心板PCB 布线设计 | 第57-65页 |
| ·差分线布线设计 | 第57-58页 |
| ·DDR等长布线设计 | 第58-60页 |
| ·地层和电源层的设计 | 第60-62页 |
| ·布线注意事项 | 第62-64页 |
| ·布线完成后的注意事项 | 第64-65页 |
| ·本章小结 | 第65-66页 |
| 第5章 PCB关键网络仿真与调试 | 第66-73页 |
| ·终端系统网络分析 | 第66页 |
| ·核心板PCB 后仿真 | 第66-69页 |
| ·电路板焊接和系统调试 | 第69-72页 |
| ·核心板焊接 | 第70页 |
| ·电源板焊接 | 第70页 |
| ·3G-GPS 板焊接 | 第70-71页 |
| ·整个系统调试 | 第71-72页 |
| ·本章小节 | 第72-73页 |
| 第6章 结论 | 第73-75页 |
| ·总结 | 第73页 |
| ·展望 | 第73-75页 |
| 参考文献 | 第75-77页 |
| 致谢 | 第77-78页 |
| 攻读学位期间参加的科研项目和成果 | 第78页 |