基于Watterson模型的短波信道模拟器设计与实现
摘要 | 第1-6页 |
ABSTRACT | 第6-11页 |
第1章 绪论 | 第11-17页 |
·课题研究的背景 | 第11-12页 |
·信道模拟器研究现状 | 第12-15页 |
·短波信道数学模型的发展历程 | 第12-13页 |
·短波信道模拟器的研究现状 | 第13-14页 |
·现有信道模拟器存在的问题 | 第14-15页 |
·本文研究重点及章节安排 | 第15-17页 |
·研究内容的提出 | 第15页 |
·章节安排 | 第15-17页 |
第2章 短波信道传输特性及数学模型 | 第17-36页 |
·短波通信信道特性 | 第17-29页 |
·电离层特性 | 第17-20页 |
·短波传输中的多径传播 | 第20-23页 |
·短波传输中的衰落 | 第23-24页 |
·短波传输中的传输与反射损耗 | 第24-27页 |
·短波传输中的多普勒频移 | 第27-28页 |
·短波传输中的噪声 | 第28-29页 |
·短波信道传输的数学模型 | 第29-35页 |
·Watterson模型及衍生模型 | 第29-31页 |
·子带并行模型 | 第31-32页 |
·ITS模型 | 第32-35页 |
·本章小结 | 第35-36页 |
第3章 短波信道模拟器硬件平台的设计与实现 | 第36-53页 |
·硬件平台的技术指标与设计思路 | 第36-37页 |
·设计指标 | 第36页 |
·平台整体设计思路 | 第36-37页 |
·硬件平台整体实现方案 | 第37-40页 |
·硬件资源的需求分析 | 第37-38页 |
·硬件平台的整体方案 | 第38-40页 |
·中频信号处理单元 | 第40-47页 |
·FPGA外围电路模块 | 第40-43页 |
·DSP外围电路模块 | 第43-47页 |
·中频信号处理单元板 | 第47页 |
·高速采集与输出单元 | 第47-50页 |
·高速采集子卡 | 第47-48页 |
·模拟输出子卡 | 第48-50页 |
·载波信号发生单元 | 第50-51页 |
·上/下混频单元设计 | 第51-52页 |
·本章小结 | 第52-53页 |
第4章 短波信道模拟器软件算法的设计与实现 | 第53-70页 |
·软件整体实现方案 | 第53-57页 |
·实现方法思路的选取 | 第53-56页 |
·整体实现方案 | 第56-57页 |
·采集与输出驱动 | 第57-59页 |
·采集子卡驱动 | 第57-58页 |
·输出子卡驱动 | 第58-59页 |
·信号时延的实现 | 第59-63页 |
·用于时延线FIFO的原理 | 第59-61页 |
·基于有限任意长FIFO的时延线生成办法 | 第61-63页 |
·信号相乘与相加模块 | 第63-64页 |
·模拟噪声与衰减的实现 | 第64-66页 |
·高斯白噪声的实现 | 第64-65页 |
·衰落序列的实现 | 第65-66页 |
·多普勒频移的实现 | 第66-69页 |
·本章小结 | 第69-70页 |
第5章 短波信道模拟器的平台测试与性能分析 | 第70-78页 |
·平台测试环境 | 第70-71页 |
·平台测试与性能分析 | 第71-77页 |
·白噪声输出 | 第71-73页 |
·多普勒频移 | 第73-74页 |
·两径等幅衰减 | 第74-75页 |
·三径瑞利衰落 | 第75-77页 |
·本章小结 | 第77-78页 |
结论 | 第78-79页 |
参考文献 | 第79-82页 |
攻读硕士学位期间发表的论文和取得的科研成果 | 第82-83页 |
致谢 | 第83-84页 |
附录 测试输出数据 | 第84页 |