首页--工业技术论文--无线电电子学、电信技术论文--通信论文--通信网论文--接入网论文--光纤电缆混合接入网(HFC)论文

HFC前端研究与开发

中文摘要第1-3页
英文摘要第3-7页
第一章 HFC网络拓扑结构第7-12页
 1.1 国内HFC网络的状况第8-9页
 1.2 国内HFC网络内的业务构成第9-10页
 1.3 国内HFC网络的承载能力第10-12页
第二章 相关标准第12-18页
 2.1 DVB-C第12-17页
  2.1.1 简介第12-13页
  2.1.2 基带处理第13页
  2.1.3 传输第13-14页
  2.1.4 条件接收第14-15页
  2.1.5 互动服务第15页
  2.1.6 其他第15-16页
  2.1.7 总结第16-17页
  2.1.8 参考第17页
 2.2 DOCSIS第17页
 2.3 相关的国内标准进展第17-18页
第三章 HFC网络前端调制器第18-25页
 3.1 DVB-C定义的接口标准第18-22页
  3.1.1 ASI第18-19页
  3.1.2 SPI第19-22页
   3.1.2.1 信号格式第21页
   3.1.2.2 时钟第21页
   3.1.2.3 接口的电气特性第21-22页
   3.1.2.4 接插件的物理参数第22页
  3.1.3 SSI第22页
 3.2 主流厂商的产品的功能和性能第22-23页
 3.3 前端调制器的设计原则第23-25页
第四章 HFC前端调制器的实现方案第25-62页
 4.1 符合DVB-C标准的数据处理流程第25-30页
  4.1.1 MPEG-2传输层第25页
  4.1.2 帧结构第25-26页
  4.1.3 信道编码第26-28页
   4.1.3.1 数据随机化第26-27页
   4.1.3.2 Reed-Solomn编码第27-28页
   4.1.3.3 交织第28页
  4.1.4 字节到符号映射第28-29页
  4.1.5 调制方式第29-30页
 4.2 硬件实现方案第30-54页
  4.2.1 数据通路部分第31-48页
   4.2.1.1 BCM3033内部数据处理流程第31-41页
    4.2.1.1.1 DVB-C前向纠错编码器第31-33页
    4.2.1.1.2 差分编码和格雷编码第33页
    4.2.1.1.3 均方根升余弦滚降滤波第33-34页
    4.2.1.1.4 输入同步模块第34-35页
    4.2.1.1.5 全数字正交调制器第35-37页
    4.2.1.1.6 x/sinx补偿滤波器第37页
    4.2.1.1.7 数字/模拟转换第37-38页
    4.2.1.1.8 PLL主时钟产生器第38-39页
    4.2.1.1.9 寄存器总览第39-41页
     4.2.1.1.9.1 单字节寄存器第39-40页
     4.2.1.1.9.2 多字节寄存器第40-41页
   4.2.1.2 FPGA部分数据处理流程第41-48页
    4.2.1.2.1 SPI工作模式第42-43页
    4.2.1.2.2 ASI工作模式第43-48页
     4.2.1.2.2.1 ASI接收器控制第44页
     4.2.1.2.2.2 FIFO控制第44-45页
     4.2.1.2.2.3 码速调整第45页
     4.2.1.2.2.4 MPEG-2TS帧处理第45-48页
  4.2.2 控制部分第48-54页
   4.2.2.1 BCM3033的IIC控制第48-53页
    4.2.2.1.1 BCM3033的IIC操作时序第48-49页
    4.2.2.1.2 相应的单片机汇编源代码第49-53页
   4.2.2.2 FPGA内部功能模块的控制第53-54页
    4.2.2.2.1 MCU总线接口第53页
    4.2.2.2.2 ASI/PSI工作模式选择第53页
    4.2.2.2.3 键盘接口第53-54页
 4.3 监控程序第54-59页
  4.3.1 缺省配置第54-56页
   4.3.1.1 SPI工作模式时的BCM3033寄存器配置第54-55页
   4.3.1.2 ASI工作模式时的BCM3033寄存器配置第55-56页
  4.3.2 串行口命令系统第56-59页
   4.3.2.1 BCM3033寄存器设置/查询第57-59页
   4.3.2.2 系统模块功能选择第59页
 4.4 测试结果第59-62页
  4.4.1 测试方案第59-60页
  4.4.2 测试结果第60-62页
第五章 前端调制器的性能分析第62-71页
 5.1 Reed-Solomn编码性能简介第62-63页
 5.2 卷积交织性能简介第63页
 5.3 基带成形滤波器性能分析第63-69页
  5.3.1 有限级数引进的性能劣化第64-66页
  5.3.2 有限精度引进的性能劣化第66-67页
  5.3.3 DAC引进的性能劣化第67-69页
 5.4 QAM调制误码率分析第69-71页
第六章 后续的改进建议第71-74页
 6.1 SI信息表的插入第71-72页
 6.2 PID信息的过滤第72页
 6.3 对于简单网络管理协议(SNMP)的支持第72-74页
致谢第74-75页
作者公开发表的文章第75-76页
参考文献第76-79页

论文共79页,点击 下载论文
上一篇:ITO导电玻璃连续式生产线的计算机监控系统设计
下一篇:基于小波压缩的多路实时监控系统的设计与实现