摘要 | 第1-4页 |
Abstract | 第4-5页 |
目录 | 第5-8页 |
第一章 绪论 | 第8-10页 |
·研究背景及意义 | 第8-9页 |
·论文的研究工作及论文安排 | 第9-10页 |
第二章 LVDS 通信关键技术概述 | 第10-20页 |
·LVDS 通信技术概述 | 第10-13页 |
·FPGA 应用技术简介 | 第13-17页 |
·FPGA 技术概述 | 第13-14页 |
·FPGA 技术的发展历史 | 第14-15页 |
·FPGA 典型应用领域 | 第15-16页 |
·FPGA 设计流程 | 第16页 |
·FPGA 开发工具 | 第16-17页 |
·DMA 控制技术 | 第17-18页 |
·小结 | 第18-20页 |
第三章 系统结构与硬件设计 | 第20-34页 |
·LVDS 高速串行通信系统简介 | 第20-22页 |
·LVDS 通信传输过程模型 | 第20页 |
·系统组成 | 第20-21页 |
·通信系统信号连接结构 | 第21-22页 |
·LVDS 高速串行通信的硬件构架 | 第22-23页 |
·LVDS 高速串行通信板硬件详细设计 | 第23-32页 |
·LVDS 数据接收部分设计 | 第23-26页 |
·LVDS 数据发送部分设计 | 第26页 |
·PCI 控制器部分硬件设计 | 第26-28页 |
·FPGA 部分硬件设计 | 第28-31页 |
·FIFO 部分硬件设计 | 第31-32页 |
·小结 | 第32-34页 |
第四章 基于 FPGA 的高速串行协议的设计与实现 | 第34-54页 |
·硬件描述语言的选择 | 第34-36页 |
·设计方法的选择 | 第36-38页 |
·专用高速串行通讯协议介绍 | 第38-46页 |
·概述 | 第38-39页 |
·专用高速串行通讯协议层次模型 | 第39-40页 |
·总线监控及高速串行通信工作流程 | 第40-41页 |
·高速串行通信节点设计 | 第41页 |
·总线监控状态机 | 第41-42页 |
·邮箱控制逻辑 | 第42页 |
·CRC 校验电路 | 第42页 |
·链路发送状态机 | 第42-43页 |
·链路接收状态机 | 第43-44页 |
·编解码器设计 | 第44-46页 |
·FPGA 控制器的实现 | 第46-53页 |
·FPGA 控制器的组成 | 第46-51页 |
·发送状态机 | 第51-52页 |
·接收状态机 | 第52-53页 |
·小结 | 第53-54页 |
第五章 驱动软件设计 | 第54-60页 |
·概述 | 第54页 |
·软件背景介绍 | 第54-57页 |
·实时操作系统 VxWorks | 第54-55页 |
·软件系统平台介绍 | 第55页 |
·程序接收 | 第55-57页 |
·监控数据 DMA 传输方式的实现 | 第57-58页 |
·PCI9054 DMA 功能简介 | 第57页 |
·DMA 控制方式的实现 | 第57-58页 |
·高速串行总线驱动程序设计说明 | 第58-59页 |
·初始化程序 | 第58页 |
·邮箱数据接收程序 | 第58页 |
·邮箱数据发送程序 | 第58页 |
·监控数据程序 | 第58页 |
·高速串行总线通信板驱动软件编程接口 | 第58-59页 |
·小结 | 第59-60页 |
第六章 实现与测试 | 第60-64页 |
·PCB 的实际与实现 | 第60-62页 |
·PCB 板差分布线的设计 | 第60页 |
·电联和接插件的选择 | 第60-62页 |
·高速串行总线的测试 | 第62-63页 |
·邮箱通讯功能的测试 | 第62页 |
·总线监控数据接收功能的测试 | 第62-63页 |
·主备功能测试 | 第63页 |
·综合测试 | 第63页 |
·改进与结论 | 第63-64页 |
第七章 结束语 | 第64-66页 |
致谢 | 第66-68页 |
参考文献 | 第68-70页 |
附录 | 第70-75页 |