基于北斗二号/GPS授时的靶场时间统一系统设计
摘要 | 第1-4页 |
Abstract | 第4-7页 |
1 绪论 | 第7-13页 |
·论文研究背景及意义 | 第7页 |
·国内外时统研究现状 | 第7-11页 |
·授时、定时技术的种类 | 第8-9页 |
·卫星授时、定时技术的发展 | 第9-11页 |
·主要工作及论文结构 | 第11-13页 |
·本文主要工作 | 第11-12页 |
·论文结构安排 | 第12-13页 |
2 时统系统概述 | 第13-27页 |
·时间标准 | 第13-15页 |
·靶场时统基本组成 | 第15-17页 |
·时统关键技术指标 | 第17-19页 |
·时间同步误差 | 第17页 |
·频率标准 | 第17-19页 |
·卫星授时原理 | 第19-26页 |
·GPS卫星授时技术原理 | 第19-22页 |
·北斗卫星授时技术原理 | 第22-26页 |
·本章小结 | 第26-27页 |
3 基于北斗二号/GPS时统方案设计 | 第27-34页 |
·系统可靠性与授时冗余度方案设计 | 第27页 |
·系统整体设计 | 第27-33页 |
·卫星授时接收机部分 | 第28-29页 |
·主处理芯片的选择 | 第29-31页 |
·定时及短期自守时技术 | 第31-32页 |
·时统输出接口 | 第32-33页 |
·本章小结 | 第33-34页 |
4 时统硬件设计与实现 | 第34-47页 |
·北斗二号/GPS接收模块 | 第34-37页 |
·接收模块关键指标及管脚信息 | 第35-36页 |
·北斗二号/GPS接收天线 | 第36-37页 |
·北斗二号与GPS授时卫星选择 | 第37页 |
·数据处理模块 | 第37-42页 |
·FPGA芯片选型 | 第37-38页 |
·FPGA主串配置电路设计 | 第38-39页 |
·高稳晶振的选择及参数分析 | 第39-42页 |
·分布式电源设计 | 第42-45页 |
·数据接口电路设计 | 第45-46页 |
·本章小结 | 第46-47页 |
5 软件部分设计与实现 | 第47-62页 |
·时钟处理电路设计 | 第47-48页 |
·接收机时间处理部分 | 第48-54页 |
·接收机模块初始化配置 | 第48-50页 |
·时间提取及时间报文输出设计 | 第50-54页 |
·B码调制与解调部分 | 第54-59页 |
·标准时间码及IRIG-B时间码原理 | 第54-56页 |
·B码编码设计 | 第56-57页 |
·B码解码设计 | 第57-59页 |
·授时模式选择与自守时设计 | 第59-60页 |
·本章小结 | 第60-62页 |
6 系统总体测试及误差分析 | 第62-67页 |
·北斗二号/GPS接收模块测试 | 第62-63页 |
·时统输出结果测试 | 第63-65页 |
·串口时间报文输出 | 第63-64页 |
·B码输出 | 第64-65页 |
·时统关键指标测试方法 | 第65-66页 |
·同步误差测试 | 第65页 |
·频率标准测试 | 第65-66页 |
·时统误差分析 | 第66-67页 |
7 总结与展望 | 第67-69页 |
致谢 | 第69-70页 |
参考文献 | 第70-71页 |