基于PCI Express的高速数据采集系统设计
| 摘要 | 第1-5页 |
| ABSTRACT | 第5-8页 |
| 第一章 引言 | 第8-11页 |
| ·课题研究背景和意义 | 第8-9页 |
| ·课题研究现状 | 第9-10页 |
| ·课题主要实现 | 第10页 |
| ·本章小结 | 第10-11页 |
| 第二章 采集系统硬件设计 | 第11-27页 |
| ·系统设计指标 | 第11页 |
| ·数据传输方式 | 第11-12页 |
| ·总线选择 | 第12-13页 |
| ·硬核与桥接芯片比较 | 第13页 |
| ·系统硬件设计 | 第13-14页 |
| ·硬件模块设计 | 第14-24页 |
| ·PCB设计 | 第24-26页 |
| ·本章总结 | 第26-27页 |
| 第三章 系统逻辑设计 | 第27-45页 |
| ·系统结构图 | 第27-28页 |
| ·数据合成模块 | 第28-29页 |
| ·FIFO缓存模块 | 第29-30页 |
| ·乒乓操作 | 第30-31页 |
| ·数据地址控制模块 | 第31-32页 |
| ·PCI EXPRESS控制器 | 第32-40页 |
| ·PCI EXPRESS硬核参数设置 | 第34-35页 |
| ·PCI EXPRESS数据传输 | 第35-40页 |
| ·FPGA内部DMA模块数据传输 | 第40-41页 |
| ·数据接收端DMA控制 | 第41-42页 |
| ·关闭链路 | 第42-43页 |
| ·引脚和时序约束 | 第43页 |
| ·PCI EXPRESS编码 | 第43-44页 |
| ·调试总结 | 第44页 |
| ·本章总结 | 第44-45页 |
| 第四章 上位机软件设计 | 第45-61页 |
| ·系统上电流程 | 第45-46页 |
| ·上机测试注意事项 | 第46页 |
| ·总线设备查找 | 第46-47页 |
| ·驱动程序 | 第47-51页 |
| ·上位机显示 | 第51页 |
| ·系统架构 | 第51-52页 |
| ·显示程序设计 | 第52-58页 |
| ·程序运行流程 | 第58-59页 |
| ·采集速率测试程序 | 第59-60页 |
| ·本章总结 | 第60-61页 |
| 第五章 系统功能测试 | 第61-65页 |
| ·项目总结 | 第61页 |
| ·系统测试验证 | 第61-64页 |
| ·本章总结 | 第64-65页 |
| 第六章 总结与展望 | 第65-66页 |
| 致谢 | 第66-67页 |
| 参考文献 | 第67-68页 |
| 附录 | 第68-71页 |
| 个人简历及成果 | 第71页 |