致谢 | 第1-4页 |
摘要 | 第4-5页 |
Abstract | 第5-9页 |
第一章 绪论 | 第9-15页 |
·课题的选题依据 | 第9-12页 |
·数码复印机背景介绍 | 第9-10页 |
·国内外复印机技术发展与现状 | 第10-12页 |
·数码复印机各组成部分的工作过程 | 第12-13页 |
·课题的研究意义与研究内容 | 第13-14页 |
·课题的研究意义 | 第13-14页 |
·课题研究的主要内容 | 第14页 |
·本章小结 | 第14-15页 |
第二章 数码复印机数字部分关键参数与原理介绍 | 第15-20页 |
·数码复印机数字部分关键参数 | 第15-16页 |
·原稿信息扫描系统的分辨率 | 第15-16页 |
·模/数转换器(ADC)的分辨率 | 第16页 |
·数码复印机数字部分工作原理介绍 | 第16-19页 |
·图像扫描 | 第17页 |
·图像扫描输出 | 第17页 |
·模拟信号处理 | 第17-18页 |
·模数转换 | 第18-19页 |
·数字信号处理 | 第19页 |
·本章小结 | 第19-20页 |
第三章 数码复印机信号采集与处理系统分析与解决方案 | 第20-35页 |
·数码复印机信号采集与处理系统分析与模型建立 | 第20-21页 |
·系统分析 | 第20页 |
·模型建立 | 第20-21页 |
·信号采集部分方案论证 | 第21-25页 |
·图像传感器方案 | 第21-23页 |
·模拟信号处理与AD转换方案 | 第23-25页 |
·数字信号处理方案论证 | 第25-28页 |
·CCD图像传感器与ADC驱动方案论证 | 第28-29页 |
·数据暂存与传输方案论证 | 第29-32页 |
·数据暂存方案 | 第29-31页 |
·数据传输方案 | 第31-32页 |
·其他芯片选型 | 第32-34页 |
·DSP配置芯片选型 | 第32-33页 |
·FPGA配置芯片选型 | 第33-34页 |
·本章小结 | 第34-35页 |
第四章 原稿信息采集与处理系统硬件电路设计 | 第35-50页 |
·数码复印机原稿信息采集与处理系统的采集模块 | 第35-39页 |
·线阵CCD传感器外围电路 | 第35-36页 |
·模拟信号处理电路 | 第36-38页 |
·模数转换外围电路 | 第38-39页 |
·数码复印机原稿信息采集与处理系统的驱动与协处理器模块 | 第39-42页 |
·芯片EP3C25Q240C8N的PLL时钟与配置电路 | 第39-41页 |
·芯片EP3C25Q240C8N的引脚分配 | 第41-42页 |
·数码复印机原稿信息采集与处理系统的数字信号传输与处理模块 | 第42-47页 |
·芯片TMS320C6713的PLL时钟与配置电路 | 第42-43页 |
·数字信号处理器DSP的引脚分配 | 第43-45页 |
·数字信号处理器DSP与协处理器FPGA之间的数据传输电路 | 第45-46页 |
·数据暂存电路 | 第46-47页 |
·数码复印机原稿信息采集与处理系统的电源模块 | 第47-49页 |
·系统电源电路 | 第47-48页 |
·系统电源监控与复位电路 | 第48-49页 |
·本章小结 | 第49-50页 |
第五章 原稿信息采集与处理系统软件设计 | 第50-70页 |
·开发软件简介 | 第50-53页 |
·FPGA开发软件Quartus Ⅱ简介 | 第50-52页 |
·DSP开发软件CCS 3.1简介 | 第52-53页 |
·时钟选择与PLL配置 | 第53-54页 |
·FPGA的PLL时钟配置 | 第53-54页 |
·DSP的PLL时钟配置 | 第54页 |
·FPGA的VHDL语言设计 | 第54-62页 |
·CCD驱动信号生成 | 第55-58页 |
·AD9822的寄存器填写与驱动信号生成 | 第58-62页 |
·DSP配置与内部信号处理程序 | 第62-69页 |
·初步图像增强 | 第63-65页 |
·原稿图像滤波 | 第65-67页 |
·RGB图像与CMYK图像的转换 | 第67-69页 |
·DSP配置文件编写 | 第69页 |
·本章小结 | 第69-70页 |
第六章 原稿信息采集与处理系统硬件与软件调试 | 第70-76页 |
·原稿信息采集与处理系统PCB板制作与调试 | 第70-72页 |
·原稿信息采集与处理系统软件调试 | 第72-73页 |
·原稿信息采集与处理系统实验台搭建与整机调试 | 第73-75页 |
·本章小结 | 第75-76页 |
第七章 总结与展望 | 第76-78页 |
·总结 | 第76-77页 |
·展望 | 第77-78页 |
参考文献 | 第78-80页 |
附录1:FPGA与DSP的内部PLL模块电路图 | 第80-81页 |
附录2:硬件原理图文件贴图 | 第81-83页 |
附录3:DSP配置文件 | 第83-86页 |
附录4:FPGA内程序仿真原理图 | 第86-87页 |
详细摘要 | 第87-89页 |
Abstract | 第89-90页 |