基于资源优化的CMP体系结构研究
| 摘要 | 第1-6页 |
| Abstract | 第6-9页 |
| 第1章 绪论 | 第9-16页 |
| ·课题研究的目标与意义 | 第9-10页 |
| ·国内外研究现状 | 第10-14页 |
| ·处理器结构的发展 | 第10-11页 |
| ·CMP体系结构 | 第11-12页 |
| ·CMP结构的关键技术 | 第12-14页 |
| ·研究内容 | 第14-15页 |
| ·论文组织结构 | 第15-16页 |
| 第2章 CMP与SMT处理器体系结构 | 第16-26页 |
| ·SMT处理器结构 | 第16-18页 |
| ·CMP处理器结构 | 第18-24页 |
| ·CMP处理器的分类 | 第18-19页 |
| ·CMP处理器结构的优势 | 第19页 |
| ·主流CMP处理器体系结构 | 第19-24页 |
| ·CMP处理器的未来 | 第24页 |
| ·SMT与CMP的比较 | 第24页 |
| ·SMT与CMP的结合 | 第24-25页 |
| ·本章小结 | 第25-26页 |
| 第3章 基于资源优化的CMP处理器结构 | 第26-40页 |
| ·系统结构框架 | 第26-30页 |
| ·总体体系结构 | 第26-28页 |
| ·Cache结构 | 第28页 |
| ·核间通信机制 | 第28-29页 |
| ·处理器流水线结构 | 第29-30页 |
| ·两级资源优化结构的研究背景 | 第30-34页 |
| ·核间资源优化 | 第31-32页 |
| ·核内资源优化 | 第32-34页 |
| ·两级资源优化结构的优化策略 | 第34-37页 |
| ·核间线程动态迁移 | 第34-36页 |
| ·核内线程选择取指 | 第36-37页 |
| ·两级资源优化结构的设计与实现 | 第37-39页 |
| ·核间线程动态迁移结构的设计与实现 | 第37-38页 |
| ·核内线程选择取指结构的设计与实现 | 第38-39页 |
| ·本章小结 | 第39-40页 |
| 第4章 系统性能分析与评价 | 第40-62页 |
| ·模拟器的设计与实现 | 第40-48页 |
| ·单核模拟器simplescalar | 第40-41页 |
| ·SMT模拟器M_Sim | 第41-42页 |
| ·模拟器设计 | 第42-48页 |
| ·测评指标的选择 | 第48-49页 |
| ·性能测试程序的选择 | 第49-52页 |
| ·基准测试程序 | 第49-50页 |
| ·SPEC基准测试程序的选择 | 第50-52页 |
| ·结果与性能分析 | 第52-61页 |
| ·基于资源优化的核间线程动态迁移结构性能分析 | 第52-57页 |
| ·基于资源优化的核内线程选择取指结构性能分析 | 第57-60页 |
| ·综合性能评价 | 第60-61页 |
| ·本章小结 | 第61-62页 |
| 结论 | 第62-63页 |
| 参考文献 | 第63-68页 |
| 攻读硕士学位期间发表的论文和取得的科研成果 | 第68-69页 |
| 致谢 | 第69页 |