分布式测试系统中的GPS时钟同步系统设计
| 摘要 | 第1-5页 |
| Abstract | 第5-9页 |
| 1. 绪论 | 第9-16页 |
| ·课题背景与意义 | 第9-10页 |
| ·相关技术国内外研究现状 | 第10-14页 |
| ·分布式测试技术 | 第10-11页 |
| ·高精度时钟同步的重要性 | 第11-12页 |
| ·世界主要授时技术 | 第12-14页 |
| ·论文主要工作及章节安排 | 第14-16页 |
| 2. 时钟同步总体方案设计 | 第16-29页 |
| ·GPS 系统简介 | 第16-22页 |
| ·GPS 系统的组成 | 第16-19页 |
| ·GPS 授时原理及同步技术 | 第19-22页 |
| ·GPS 时钟同步利用方式 | 第22-25页 |
| ·脉冲同步方式 | 第22-24页 |
| ·串行同步方式 | 第24-25页 |
| ·GPS 时钟同步系统设计 | 第25-26页 |
| ·GPS 接收机选型 | 第26-28页 |
| ·本章小结 | 第28-29页 |
| 3. 时钟同步系统硬件电路设计 | 第29-40页 |
| ·设计概要 | 第29-31页 |
| ·系统设计思路 | 第29-30页 |
| ·改进的时间值测量方法 | 第30-31页 |
| ·硬件设计 | 第31-37页 |
| ·主控制器ATmega16L | 第32-33页 |
| ·时间值记录器CPLD | 第33-34页 |
| ·其他外围电路 | 第34-37页 |
| ·硬件可靠性设计 | 第37-39页 |
| ·本章小结 | 第39-40页 |
| 4. 时钟同步系统软件设计 | 第40-55页 |
| ·单片机程序设计 | 第40-45页 |
| ·GPS 信息处理子程序设计 | 第42-43页 |
| ·单片机与上位机通讯程序 | 第43-45页 |
| ·单片机软件可靠性设计 | 第45-46页 |
| ·CPLD 内部逻辑设计及仿真 | 第46-52页 |
| ·GPS 秒脉冲判别模块 | 第47-48页 |
| ·秒脉冲校正输出模块 | 第48-49页 |
| ·同步时钟发生模块 | 第49-51页 |
| ·脉冲触发存储模块 | 第51-52页 |
| ·秒脉冲同步测量技术 | 第52-54页 |
| ·时间间隔的测量原理 | 第52-53页 |
| ·计数器模块设计 | 第53-54页 |
| ·本章小结 | 第54-55页 |
| 5. 系统测试结果分析 | 第55-59页 |
| ·GPS 接收机同步性标定 | 第55-57页 |
| ·上位机接收数据 | 第57-59页 |
| 总结与展望 | 第59-61页 |
| 参考文献 | 第61-64页 |
| 攻读硕士学位期间发表的论文及所取得的研究成果 | 第64-65页 |
| 致谢 | 第65页 |