摘要 | 第1-4页 |
ABSTRACT | 第4-10页 |
第一章 绪论 | 第10-15页 |
·论文的研究背景 | 第10-13页 |
·数字机顶盒简介 | 第10-12页 |
·MPEG-2标准简介 | 第12-13页 |
·论文的研究意义 | 第13-14页 |
·论文内容及作者所完成的内容 | 第14页 |
·本论文的结构 | 第14-15页 |
第二章 Verilog HDL综述及可编程器件 | 第15-26页 |
·电子设计自动化(EDA) | 第15-17页 |
·Verilog HDL硬件描述语言综述 | 第15页 |
·Verilog语言要素 | 第15-16页 |
·Verilog HDL的优点 | 第16-17页 |
·可编程器件 | 第17-22页 |
·可编程器件CPLD/FPGA | 第18页 |
·可编程器件结构 | 第18-22页 |
·可编程器件开发过程 | 第22-24页 |
·FPGA的优点 | 第24-25页 |
·本章小结 | 第25-26页 |
第三章 高速乘法器的设计 | 第26-44页 |
·修正的布斯算法 | 第26-27页 |
·压缩电路的设计 | 第27-31页 |
·流水线加法器件的设计 | 第31-37页 |
·华莱士树 | 第37-40页 |
·16×16的高速乘法器的结构框图 | 第40-43页 |
·本章小结 | 第43-44页 |
第四章 MPEG-2像块层的反量化的硬件实现 | 第44-52页 |
·反量化电路的设计 | 第44-47页 |
·帧内DC的反量化 | 第45-46页 |
·其他DCT系数的反量化 | 第46-47页 |
·反量化电路的实现 | 第47-50页 |
·反量化中的饱和化和误配控制电路的实现 | 第50-51页 |
·饱和化 | 第50页 |
·误配控制 | 第50-51页 |
·本章小结 | 第51-52页 |
第五章 MPEG-2像块层的反离散余弦变换的硬件实现 | 第52-60页 |
·MPEG-2像块层的反离散余弦变换的基本功能 | 第52页 |
·图象解码中IDCT变换的实现 | 第52-58页 |
·DCT/IDCT的基本原理 | 第52-53页 |
·二维IDCT的FPGA实现 | 第53-55页 |
·计算二维IDCT系数 | 第55-58页 |
·IDCT中乘法电路的并行优化 | 第58-59页 |
·在IDCT中的乘法运算中采用并行算法 | 第58-59页 |
·一维IDCT间的并行优化 | 第59页 |
·本章小结 | 第59-60页 |
第六章 MPEG-2像块层的可变长解码的硬件实现 | 第60-67页 |
·有限状态机 | 第60-63页 |
·有限状态机的设计简介 | 第60-62页 |
·有限状态机举例 | 第62-63页 |
·检测MPEG码流所需的基础知识 | 第63-64页 |
·逆“之”字形变换 | 第64-66页 |
·逆“之”字形变换的原理 | 第65页 |
·逆“之”字形变换的实现 | 第65-66页 |
·本章小结 | 第66-67页 |
第七章 总结 | 第67-68页 |
致谢 | 第68-69页 |
附录1 | 第69-75页 |
参考文献 | 第75-76页 |