首页--工业技术论文--无线电电子学、电信技术论文--通信论文--数据通信论文--图像通信、多媒体通信论文--图像编码论文

基于MPEG-2视频可变长解码、反量化、反离散余弦变换的FPGA实现

摘要第1-4页
ABSTRACT第4-10页
第一章 绪论第10-15页
   ·论文的研究背景第10-13页
     ·数字机顶盒简介第10-12页
     ·MPEG-2标准简介第12-13页
   ·论文的研究意义第13-14页
   ·论文内容及作者所完成的内容第14页
   ·本论文的结构第14-15页
第二章 Verilog HDL综述及可编程器件第15-26页
   ·电子设计自动化(EDA)第15-17页
     ·Verilog HDL硬件描述语言综述第15页
     ·Verilog语言要素第15-16页
     ·Verilog HDL的优点第16-17页
   ·可编程器件第17-22页
     ·可编程器件CPLD/FPGA第18页
     ·可编程器件结构第18-22页
   ·可编程器件开发过程第22-24页
   ·FPGA的优点第24-25页
   ·本章小结第25-26页
第三章 高速乘法器的设计第26-44页
   ·修正的布斯算法第26-27页
   ·压缩电路的设计第27-31页
   ·流水线加法器件的设计第31-37页
   ·华莱士树第37-40页
   ·16×16的高速乘法器的结构框图第40-43页
   ·本章小结第43-44页
第四章 MPEG-2像块层的反量化的硬件实现第44-52页
   ·反量化电路的设计第44-47页
     ·帧内DC的反量化第45-46页
     ·其他DCT系数的反量化第46-47页
   ·反量化电路的实现第47-50页
   ·反量化中的饱和化和误配控制电路的实现第50-51页
     ·饱和化第50页
     ·误配控制第50-51页
   ·本章小结第51-52页
第五章 MPEG-2像块层的反离散余弦变换的硬件实现第52-60页
   ·MPEG-2像块层的反离散余弦变换的基本功能第52页
   ·图象解码中IDCT变换的实现第52-58页
     ·DCT/IDCT的基本原理第52-53页
     ·二维IDCT的FPGA实现第53-55页
     ·计算二维IDCT系数第55-58页
   ·IDCT中乘法电路的并行优化第58-59页
     ·在IDCT中的乘法运算中采用并行算法第58-59页
     ·一维IDCT间的并行优化第59页
   ·本章小结第59-60页
第六章 MPEG-2像块层的可变长解码的硬件实现第60-67页
   ·有限状态机第60-63页
     ·有限状态机的设计简介第60-62页
     ·有限状态机举例第62-63页
   ·检测MPEG码流所需的基础知识第63-64页
   ·逆“之”字形变换第64-66页
     ·逆“之”字形变换的原理第65页
     ·逆“之”字形变换的实现第65-66页
   ·本章小结第66-67页
第七章 总结第67-68页
致谢第68-69页
附录1第69-75页
参考文献第75-76页

论文共76页,点击 下载论文
上一篇:直接转矩控制系统中智能算法的应用研究
下一篇:冬凌草甲素与肿瘤坏死因子α诱导L929细胞死亡机制的研究