直接数字频率合成器的设计
| 摘要 | 第1-5页 |
| Abstract | 第5-8页 |
| 第一章 绪论 | 第8-15页 |
| ·频率合成器的概念及主要的技术指标 | 第8-9页 |
| ·频率合成器的发展与展望 | 第9-12页 |
| ·频率合成器的发展 | 第9-11页 |
| ·频率合成器的展望 | 第11-12页 |
| ·各种频率合成技术的性能分析 | 第12-13页 |
| ·本论文研究的主要内容及安排 | 第13-15页 |
| 第二章 DDS的基本理论 | 第15-22页 |
| ·DDS技术的工作原理和主要特点 | 第15-16页 |
| ·DDS的结构 | 第16-22页 |
| ·相位累加器 | 第16-17页 |
| ·正弦查询表ROM | 第17-20页 |
| ·数模转换器DAC | 第20页 |
| ·低通滤波器 | 第20-22页 |
| 第三章 DDS频谱分析和杂散的改善方法 | 第22-31页 |
| ·理想DDS的频谱 | 第22-24页 |
| ·含有噪声源的DDS输出谱 | 第24-28页 |
| ·DDS的相位噪声分析 | 第24页 |
| ·DDS的杂散分析 | 第24-28页 |
| ·DDS杂散的改善方法 | 第28-31页 |
| ·器件的选择 | 第28页 |
| ·参考源的考虑 | 第28-29页 |
| ·输出频段的选择 | 第29-30页 |
| ·频率控制字的优化设计 | 第30页 |
| ·抖动改善杂散的方法 | 第30-31页 |
| 第四章:用FPGA实现DDS的设计 | 第31-45页 |
| ·FPGA简介 | 第31-33页 |
| ·用FPGA实现DDS的设计 | 第33-43页 |
| ·相位累加器的设计 | 第34-36页 |
| ·相位抖动原理介绍 | 第36-39页 |
| ·地址转换器和数据转换器的设计 | 第39-40页 |
| ·ROM表的设计 | 第40-43页 |
| ·仿真结果 | 第43-45页 |
| 第五章 DDS+PLL混合频率合成器的研究 | 第45-50页 |
| ·DDS激励PLL式频率合成器 | 第45-46页 |
| ·环外混频式频率合成器 | 第46页 |
| ·环内插DDS+PLL频率合成器 | 第46-48页 |
| ·实际设计中的应该着重考虑的几个问题 | 第48-50页 |
| 第六章 总结与展望 | 第50-52页 |
| 致谢 | 第52-53页 |
| 参考文献 | 第53-55页 |
| 研究成果 | 第55页 |