JPEG2000编码系统的FPGA实现
| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第一章 绪论 | 第7-13页 |
| ·引言 | 第7-8页 |
| ·图像压缩编码及其国际标准的发展 | 第8-10页 |
| ·图像压缩编码技术的发展 | 第8-9页 |
| ·图像压缩编码国际标准的发展 | 第9-10页 |
| ·研究工作概要及内容安排 | 第10-13页 |
| ·主要工作 | 第10-11页 |
| ·论文章节安排 | 第11-13页 |
| 第二章 JPEG2000标准研究 | 第13-23页 |
| ·JPEG2000标准组成 | 第13-14页 |
| ·JPEG2000标准特性 | 第14-16页 |
| ·JPEG2000编码流程 | 第16-21页 |
| ·图像预处理 | 第16-18页 |
| ·小波变换 | 第18页 |
| ·量化 | 第18-19页 |
| ·熵编码 | 第19页 |
| ·码流组织 | 第19-20页 |
| ·码率控制 | 第20-21页 |
| ·本章小结 | 第21-23页 |
| 第三章 位平面编码算法及硬件设计 | 第23-37页 |
| ·引言 | 第23-24页 |
| ·位平面编码算法 | 第24-27页 |
| ·已有的硬件实现提速方案 | 第27-30页 |
| ·基于列的点跳过 | 第27页 |
| ·基于组的跳过 | 第27-28页 |
| ·基于通道的跳过 | 第28-29页 |
| ·基于码块的并行 | 第29页 |
| ·基于位平面的并行 | 第29页 |
| ·基于通道的并行 | 第29-30页 |
| ·位平面编码器硬件提速的总体分析 | 第30页 |
| ·基于组点跳过及码块并行的位平面编码器 | 第30-36页 |
| ·基于GBPS扫描方法的位平面编码器整体结构 | 第31-32页 |
| ·全局控制模块 | 第32-33页 |
| ·数据缓存模块 | 第33-34页 |
| ·数据组织模块 | 第34-35页 |
| ·编码运算模块 | 第35页 |
| ·FPGA验证结果 | 第35-36页 |
| ·本章小结 | 第36-37页 |
| 第四章 二进制算术编码算法及硬件设计 | 第37-51页 |
| ·二进制算术编码算法 | 第37-43页 |
| ·二进制算术编码原理 | 第37-38页 |
| ·JPEG2000算术编码 | 第38-39页 |
| ·MQ算术编码流程 | 第39-43页 |
| ·算术编码硬件实现 | 第43-50页 |
| ·MQ编码器内部结构 | 第43-44页 |
| ·MQ编码器的流水线实现 | 第44-50页 |
| ·FPGA验证结果 | 第50页 |
| ·本章小结 | 第50-51页 |
| 第五章 Tier-2编码算法及硬件设计 | 第51-61页 |
| ·引言 | 第51页 |
| ·编码率控制算法 | 第51-55页 |
| ·压缩后率失真优化算法 | 第51-53页 |
| ·多编码器并行的渐进通道截断算法 | 第53-55页 |
| ·TIER-2编码器的硬件实现 | 第55-60页 |
| ·基于EPPPT方案的编码系统 | 第55-56页 |
| ·Tier-2编码器内部结构 | 第56-59页 |
| ·实验结果 | 第59-60页 |
| ·本章小结 | 第60-61页 |
| 结束语 | 第61-63页 |
| 致谢 | 第63-65页 |
| 参考文献 | 第65-69页 |
| 在读期间研究成果 | 第69-70页 |