嵌入式微处理器整数部分的设计与实现
| 第一章 绪论 | 第1-13页 |
| ·课题的背景及来源 | 第9-10页 |
| ·国内外研究现状 | 第10页 |
| ·设计思路及手段 | 第10-11页 |
| ·论文研究工作 | 第11-12页 |
| ·论文的安排 | 第12-13页 |
| 第二章 Amex86微处理器系统的分析 | 第13-21页 |
| ·系统简介 | 第13-14页 |
| ·微处理器的系统分析 | 第14-20页 |
| ·微处理器的基本特征 | 第14页 |
| ·微处理器的操作模式 | 第14-15页 |
| ·指令系统的分析 | 第15-17页 |
| ·所支持的数据类型 | 第15-16页 |
| ·Amex86主要支持的寻址方式 | 第16-17页 |
| ·指令的流水 | 第17页 |
| ·寄存器的说明 | 第17-18页 |
| ·模块的划分 | 第18-20页 |
| ·小结 | 第20-21页 |
| 第三章 数据通路的设计与实现 | 第21-45页 |
| ·数据通路的设计 | 第21-22页 |
| ·加减法乘除法运算器 | 第22-32页 |
| ·状态字寄存器 | 第24-25页 |
| ·输入寄存器TEMP_A和TEMP_B | 第25页 |
| ·加减法运算器 | 第25-28页 |
| ·先行进位加法器 | 第25-26页 |
| ·选择进位加法器 | 第26页 |
| ·先行进位和选择进位混合型加法器 | 第26-28页 |
| ·乘除法运算器 | 第28-32页 |
| ·乘法运算 | 第28-30页 |
| ·整数除法 | 第30-32页 |
| ·移位器 | 第32-35页 |
| ·位测试指令的数据通路 | 第35-37页 |
| ·通用寄存器组 | 第37-38页 |
| ·微指令的设计 | 第38-43页 |
| ·定点部件微指令格式 | 第38-40页 |
| ·微指令的优化 | 第40-42页 |
| ·寄存器操作数指令 | 第40-41页 |
| ·访问存储器例程 | 第41页 |
| ·带存储器操作的算术逻辑指令 | 第41页 |
| ·条件跳转指令 | 第41-42页 |
| ·一些特殊指令的微指令设计 | 第42-43页 |
| ·XCHG指令 | 第42页 |
| ·加减法的BCD码调整: | 第42-43页 |
| ·浮点IP与定点接口的设计 | 第43-44页 |
| ·小结 | 第44-45页 |
| 第四章 译码器的设计 | 第45-56页 |
| ·指令结构的分析 | 第45-49页 |
| ·指令的前缀 | 第47页 |
| ·指令的操作码 | 第47-48页 |
| ·指令的寻址方式字节 | 第48-49页 |
| ·译码器的设计 | 第49-55页 |
| ·指令的读入与状态机 | 第49-52页 |
| ·指令的译码 | 第52页 |
| ·译码器的信号的定义 | 第52-53页 |
| ·快速译码的方案和讨论 | 第53-55页 |
| ·小结 | 第55-56页 |
| 第五章 系统的仿真、综合与实现 | 第56-67页 |
| ·系统的层次结构的划分 | 第56-57页 |
| ·Amex86系统的仿真 | 第57-60页 |
| ·全指令集的测试 | 第58页 |
| ·指令覆盖率的测试 | 第58-59页 |
| ·系统测试的激励 | 第59-60页 |
| ·系统的综合 | 第60-63页 |
| ·综合的概念 | 第61-62页 |
| ·约束条件 | 第61-62页 |
| ·工艺库 | 第62页 |
| ·门即映射网表 | 第62页 |
| ·Amex86系统的综合 | 第62-63页 |
| ·系统在FPGA上的实现 | 第63-67页 |
| ·针对FPGA器件的优化设计 | 第63-65页 |
| ·器件选择和编译约束 | 第65页 |
| ·编译的输出和结果 | 第65-66页 |
| ·系统的实现和测试 | 第66-67页 |
| 第六章 结束语 | 第67-68页 |
| 致谢 | 第68-69页 |
| 图表 | 第69-71页 |
| 参考文献 | 第71-73页 |