基于FPGA的测速雷达技术研究
| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 1 绪论 | 第7-12页 |
| ·课题背景及意义 | 第7页 |
| ·我国测速雷达应用与发展 | 第7-8页 |
| ·FPGA的简介 | 第8-10页 |
| ·FPGA结构介绍 | 第8-9页 |
| ·FPGA设计流程 | 第9-10页 |
| ·FPGA特点及应用 | 第10页 |
| ·论文结构安排 | 第10-12页 |
| 2 系统方案选择和总体设计 | 第12-17页 |
| ·系统的性能参数 | 第12页 |
| ·系统方案选择 | 第12-13页 |
| ·测速原理 | 第13-14页 |
| ·系统结构框图 | 第14-15页 |
| ·系统工作过程 | 第15-16页 |
| ·本章小结 | 第16-17页 |
| 3 硬件设计 | 第17-40页 |
| ·收发组件设计 | 第17-20页 |
| ·前端处理电路设计 | 第20-36页 |
| ·放大滤波电路设计 | 第20-28页 |
| ·A/D转换电路设计 | 第28-32页 |
| ·双端口RAM电路设计 | 第32-35页 |
| ·电平转换和接口电路设计 | 第35-36页 |
| ·信号处理电路设计 | 第36-38页 |
| ·FPGA电路设计 | 第36-37页 |
| ·FPGA电源电路设计 | 第37-38页 |
| ·触发电路设计 | 第38-39页 |
| ·本章小结 | 第39-40页 |
| 4 软件设计 | 第40-57页 |
| ·软件设计结构框图 | 第40-42页 |
| ·Spartan-3简介 | 第42-44页 |
| ·FFT简介 | 第44-45页 |
| ·FFT算法产生及应用 | 第44页 |
| ·FFT与DFT运算量比较 | 第44-45页 |
| ·FPGA四个模块具体设计实现 | 第45-56页 |
| ·运算模块设计实现 | 第45-50页 |
| ·控制模块设计实现 | 第50-51页 |
| ·时钟管理模块设计实现 | 第51-52页 |
| ·数据存储模块设计实现 | 第52-56页 |
| ·本章小结 | 第56-57页 |
| 5 系统实现与调试 | 第57-62页 |
| ·前端处理电路实现 | 第57页 |
| ·USB传输调试 | 第57-60页 |
| ·FPGA下载调试 | 第60-61页 |
| ·本章小结 | 第61-62页 |
| 6 误差分析 | 第62-64页 |
| ·随机误差 | 第62页 |
| ·系统误差 | 第62-63页 |
| ·本章小结 | 第63-64页 |
| 总结 | 第64-65页 |
| 致谢 | 第65-66页 |
| 参考文献 | 第66-67页 |