摘要 | 第3-4页 |
ABSTRACT | 第4-5页 |
1 绪论 | 第8-12页 |
1.1 本课题的研究背景和意义 | 第8-9页 |
1.2 当前国内外同类研究、同类技术综述 | 第9-10页 |
1.3 本课题的研究内容和性能指标 | 第10-11页 |
1.4 本论文内容安排 | 第11-12页 |
2 示波器概述 | 第12-15页 |
2.1 传统示波器简介 | 第12-13页 |
2.1.1 模拟示波器 | 第12页 |
2.1.2 数字示波器 | 第12-13页 |
2.2 虚拟仪器简介 | 第13页 |
2.2.1 虚拟仪器的基本概念 | 第13页 |
2.2.2 虚拟仪器的特点 | 第13页 |
2.3 虚拟示波器 | 第13-15页 |
2.3.1 虚拟示波器简述 | 第13-14页 |
2.3.2 虚拟示波器与传统示波器的比较 | 第14-15页 |
3 系统总体设计方案 | 第15-21页 |
3.1 虚拟示波器的系统结构 | 第15-16页 |
3.2 FPGA 技术和虚拟示波器的结合 | 第16-17页 |
3.3 主要使用芯片 | 第17-21页 |
4 虚拟示波器硬件电路设计 | 第21-45页 |
4.1 硬件电路设计原理 | 第21-22页 |
4.2 信号调理模块 | 第22页 |
4.3 模数转化模块 | 第22-25页 |
4.3.1 数据采集基本理论 | 第22-23页 |
4.3.2 AD9054 芯片 | 第23-24页 |
4.3.3 AD9054 芯片性能特点与外围电路设计 | 第24-25页 |
4.4 高频时钟振荡电路模块 | 第25-27页 |
4.5 单片机模块 | 第27-28页 |
4.6 FPGA 逻辑控制模块 | 第28-33页 |
4.6.1 时钟模块 | 第28页 |
4.6.2 采样控制模块 | 第28-29页 |
4.6.3 触发信号控制模块 | 第29-30页 |
4.6.4 数据读写模块 | 第30-31页 |
4.6.5 数据存储模块 | 第31-33页 |
4.7 频率计模块 | 第33-38页 |
4.7.1 频率计原理 | 第34-35页 |
4.7.2 频率计设计方案 | 第35-36页 |
4.7.3 频率计工作过程 | 第36-37页 |
4.7.4 频率计容错设计 | 第37-38页 |
4.8 USB 接口模块 | 第38-45页 |
4.8.1 USB 体系简介 | 第38-39页 |
4.8.2 CH375 芯片 | 第39页 |
4.8.3 CH375 芯片的硬件接口电路设计 | 第39-41页 |
4.8.4 USB 软件程序设计 | 第41-45页 |
5 虚拟示波器软件设计 | 第45-50页 |
5.1 软件设计方案 | 第45-46页 |
5.2 软件界面设计 | 第46-50页 |
6 测试与仿真 | 第50-59页 |
6.1 Quartus 仿真测试 | 第50-53页 |
6.1.1 时钟模块仿真 | 第50页 |
6.1.2 采样控制模块仿真 | 第50-51页 |
6.1.3 触发信号控制模块仿真 | 第51页 |
6.1.4 写数据模块仿真 | 第51-52页 |
6.1.5 频率计模块仿真 | 第52-53页 |
6.2 USB 接口测试 | 第53-57页 |
6.2.1 USB 驱动程序安装测试 | 第53页 |
6.2.2 USB 数据传输性能测试 | 第53-54页 |
6.2.3 USB 指令传输性能测试 | 第54-57页 |
6.3 软件波形测试 | 第57-59页 |
7 总结与展望 | 第59-61页 |
7.1 总结 | 第59-60页 |
7.2 展望 | 第60-61页 |
致谢 | 第61-62页 |
参考文献 | 第62-64页 |