USB3.0高速实时数据采集与记录系统硬件设计
摘要 | 第5-6页 |
abstract | 第6-7页 |
第一章 绪论 | 第10-14页 |
1.1 研究背景与意义 | 第10-11页 |
1.2 国内外发展现状与趋势 | 第11-12页 |
1.3 本论文主要工作任务 | 第12页 |
1.4 论文结构 | 第12-14页 |
第二章 硬件整体方案设计 | 第14-31页 |
2.1 总体方案设计 | 第14-15页 |
2.2 功能单元方案设计 | 第15-30页 |
2.2.1 数据采集模块方案设计 | 第15-21页 |
2.2.2 接口电路模块方案设计 | 第21-25页 |
2.2.3 数据存储模块方案设计 | 第25-30页 |
2.3 本章小结 | 第30-31页 |
第三章 数据采集模块设计 | 第31-47页 |
3.1 信号调理通道设计 | 第31-37页 |
3.2 ADC模数转换电路与数据缓冲电路设计 | 第37-41页 |
3.2.1 ADC模数转换电路设计 | 第37-39页 |
3.2.2 数据缓冲电路设计 | 第39-41页 |
3.3 逻辑控制电路设计 | 第41-46页 |
3.3.1 数据命令解析模块设计 | 第42-43页 |
3.3.2 信号调理通道控制模块设计 | 第43-45页 |
3.3.3 ADC模数转换控制模块设计 | 第45页 |
3.3.4 数据缓冲控制模块设计 | 第45-46页 |
3.4 本章小结 | 第46-47页 |
第四章 USB3.0 接口电路模块设计 | 第47-71页 |
4.1 USB3.0 接口硬件电路设计 | 第47-50页 |
4.2 固件程序设计 | 第50-65页 |
4.2.1 固件数据流和编程框架搭建 | 第51-53页 |
4.2.2 GPIF II概述 | 第53-54页 |
4.2.3 USB3.0 配置模式选择 | 第54-58页 |
4.2.4 同步从设备FIFO设计 | 第58-63页 |
4.2.5 DMA通道创建 | 第63-65页 |
4.3 USB3.0 接口逻辑控制设计 | 第65-70页 |
4.3.1 模式选择状态机设计 | 第66-67页 |
4.3.2 串流输入状态机设计 | 第67-68页 |
4.3.3 串流输出状态机设计 | 第68-70页 |
4.4 本章小结 | 第70-71页 |
第五章 调试与测试 | 第71-86页 |
5.1 系统调试 | 第71-76页 |
5.1.1 电源调试 | 第71-72页 |
5.1.2 数据采集模块调试 | 第72-74页 |
5.1.3 接口电路模块调试 | 第74-76页 |
5.1.4 数据存储模块调试 | 第76页 |
5.2 功能模块测试 | 第76-83页 |
5.3 系统测试 | 第83-85页 |
5.4 本章小结 | 第85-86页 |
第六章 总结与展望 | 第86-87页 |
致谢 | 第87-88页 |
参考文献 | 第88-89页 |
攻硕期间取得的研究成果 | 第89-90页 |
附录 | 第90-91页 |