面向杂凑算法的通用加速单元研究与设计
摘要 | 第4-5页 |
Abstract | 第5-6页 |
第一章 绪论 | 第13-19页 |
1.1 研究背景和意义 | 第13-14页 |
1.2 国内外研究现状 | 第14-16页 |
1.3 研究内容与创新点 | 第16-17页 |
1.3.1 研究内容 | 第16-17页 |
1.3.2 主要创新点 | 第17页 |
1.4 论文结构安排 | 第17-19页 |
第二章 密码杂凑算法及定制指令相关技术研究 | 第19-31页 |
2.1 密码杂凑算法基础知识 | 第19-23页 |
2.1.1 密码杂凑算法概述 | 第19页 |
2.1.2 密码杂凑算法基本结构 | 第19-22页 |
2.1.3 密码杂凑算法特征分析 | 第22-23页 |
2.2 定制指令生成方法研究 | 第23-29页 |
2.2.1 应用程序分析平台描述 | 第23-25页 |
2.2.2 启发式子图搜索算法研究 | 第25-28页 |
2.2.3 子图筛选算法研究 | 第28-29页 |
2.3 加速单元集成方式研究 | 第29-30页 |
2.4 本章小结 | 第30-31页 |
第三章 基于DAG的定制指令生成方法研究与设计 | 第31-53页 |
3.1 基于遗传算法的子图搜索算法研究与设计 | 第31-45页 |
3.1.1 问题描述 | 第31-33页 |
3.1.2 关键子算法设计与实现 | 第33-45页 |
3.2 候选子图筛选方法研究 | 第45-50页 |
3.2.1 相关子图处理方法研究 | 第45-47页 |
3.2.2 子图质量量化评估方法研究 | 第47-49页 |
3.2.3 动态子图筛选方法研究 | 第49-50页 |
3.3 复杂度分析 | 第50-51页 |
3.4 本章小结 | 第51-53页 |
第四章 面向样本杂凑算法的加速单元设计 | 第53-71页 |
4.1 面向杂凑算法的定制指令生成 | 第53-57页 |
4.1.1 样本杂凑算法CDFG结构研究 | 第53-55页 |
4.1.2 相关参数设计及定制指令的生成 | 第55-57页 |
4.2 面向杂凑算法的加速单元研究与设计 | 第57-65页 |
4.2.1 基本结构设计及子图映射规则 | 第57-59页 |
4.2.2 面向杂凑算法的加速单元设计 | 第59-60页 |
4.2.3 节点优化与互联结构设计 | 第60-65页 |
4.3 加速单元融合架构设计 | 第65-69页 |
4.3.1 加速单元紧耦合架构设计 | 第65-66页 |
4.3.2 加速单元配置方式研究 | 第66-68页 |
4.3.3 加速单元运行机制研究 | 第68-69页 |
4.4 本章小结 | 第69-71页 |
第五章 算法适配与性能分析 | 第71-79页 |
5.1 仿真验证平台搭建 | 第71-72页 |
5.2 杂凑算法适配 | 第72-75页 |
5.2.1 样本杂凑算法 | 第72-73页 |
5.2.2 非样本杂凑算法 | 第73-75页 |
5.3 性能分析 | 第75-77页 |
5.3.1 硬件资源开销及分析 | 第75页 |
5.3.2 性能加速比及能效分析 | 第75-77页 |
5.4 本章小结 | 第77-79页 |
第六章 总结与展望 | 第79-81页 |
6.1 总结 | 第79-80页 |
6.2 展望 | 第80-81页 |
致谢 | 第81-83页 |
参考文献 | 第83-87页 |
作者简历 | 第87页 |