收发同时干扰机中自适应对消技术的设计与实现
| 摘要 | 第5-6页 |
| abstract | 第6-7页 |
| 第1章 绪论 | 第10-14页 |
| 1.1 研究背景和意义 | 第10-11页 |
| 1.2 国内外研究现状 | 第11-13页 |
| 1.3 本文研究工作和内容安排 | 第13-14页 |
| 第2章 自适应对消算法研究 | 第14-42页 |
| 2.1 常用自适应算法研究 | 第14-25页 |
| 2.1.1 LMS算法研究 | 第15-20页 |
| 2.1.2 RLS算法研究 | 第20-22页 |
| 2.1.3 AP算法研究 | 第22-24页 |
| 2.1.4 算法比较分析 | 第24-25页 |
| 2.2 VS-LMS算法收敛性能研究 | 第25-33页 |
| 2.2.1 步长因子分析 | 第26-29页 |
| 2.2.2 滤波器阶数分析 | 第29-32页 |
| 2.2.3 变步长参数分析 | 第32-33页 |
| 2.3 VS-DLMS算法性能仿真 | 第33-40页 |
| 2.3.1 VS-DLMS算法应用分析 | 第33-34页 |
| 2.3.2 VS-DLMS算法复数结构研究 | 第34-36页 |
| 2.3.3 VS-DLMS算法对消性能分析 | 第36-40页 |
| 2.4 本章小结 | 第40-42页 |
| 第3章 自适应对消系统实现 | 第42-64页 |
| 3.1 基于DRFM的干扰机总体结构 | 第42-45页 |
| 3.1.1 自适应对消系统框图 | 第42-43页 |
| 3.1.2 自适应对消系统主要模块 | 第43-45页 |
| 3.2 自适应对消模块设计 | 第45-53页 |
| 3.2.1 算法滤波结构设计 | 第45-47页 |
| 3.2.2 算法并行例化设计 | 第47-50页 |
| 3.2.3 算法变步长结构设计 | 第50-51页 |
| 3.2.4 算法延时估计结构设计 | 第51-52页 |
| 3.2.5 算法系数更新模块设计 | 第52-53页 |
| 3.3 干扰对消系统性能测试 | 第53-62页 |
| 3.3.1 系统仿真及状态机设计 | 第53-60页 |
| 3.3.2 系统对消性能分析 | 第60-62页 |
| 3.4 本章小结 | 第62-64页 |
| 第4章 系统功能测试与分析 | 第64-74页 |
| 4.1 FPGA资源消耗情况 | 第64页 |
| 4.2 系统测试环境构建 | 第64-66页 |
| 4.3 干扰对消系统测试 | 第66-73页 |
| 4.3.1 系统功能测试 | 第66-69页 |
| 4.3.2 系统性能分析 | 第69-73页 |
| 4.4 本章小结 | 第73-74页 |
| 结论 | 第74-76页 |
| 参考文献 | 第76-80页 |
| 攻读硕士学位期间发表的论文和取得的科研成果 | 第80-82页 |
| 致谢 | 第82页 |