摘要 | 第1-5页 |
Abstract | 第5-12页 |
第一章 引言 | 第12-15页 |
·项目背景与价值 | 第12-13页 |
·项目内容 | 第13页 |
·论文主要内容 | 第13-15页 |
第二章 高速采样技术的基础理论 | 第15-26页 |
·奈奎斯特采样定理 | 第15-16页 |
·带通采样定理 | 第16-18页 |
·ADC 系统关键参数定义 | 第18-23页 |
·ADC 的主要结构类型 | 第23-26页 |
·SAR ADCs | 第23-24页 |
·Sigma-Delta ADCs | 第24页 |
·流水线型ADCs | 第24页 |
·Flash ADCs | 第24-25页 |
·Semi-flash ADCs | 第25页 |
·其它架构 ADCs | 第25-26页 |
第三章 系统方案设计及芯片选型 | 第26-39页 |
·系统的组成原理及技术指标要求 | 第26-27页 |
·系统框图 | 第26-27页 |
·系统指标 | 第27页 |
·高速ADC 芯片的选取 | 第27-34页 |
·单通道与多通道并行交替采样技术的优缺点分析 | 第28-30页 |
·单片多通道ADC 与多片单通道ADC 的优缺点分析 | 第30-31页 |
·项目中ADC 芯片的选取 | 第31-34页 |
·高速ADC 驱动芯片的选取 | 第34-36页 |
·驱动方式的选取 | 第35-36页 |
·芯片的选取 | 第36页 |
·电源芯片的选取 | 第36-37页 |
·FPGA 器件的选取 | 第37-38页 |
·DSP 器件的选取 | 第38-39页 |
第四章 系统硬件电路实现 | 第39-61页 |
·系统总体硬件电路 | 第39-41页 |
·ADC 驱动电路 | 第41-43页 |
·电源管理模块 | 第43-46页 |
·数字部分电源 | 第44-45页 |
·模拟部分电源 | 第45-46页 |
·FPGA 数据接收和缓存模块 | 第46-51页 |
·结构框图 | 第46-47页 |
·I/O 接口模块 | 第47-49页 |
·数据处理模块 | 第49-51页 |
·DSP 数据处理模块 | 第51-53页 |
·高速电路中的信号完整性分析及模数混合类PCB 设计 | 第53-61页 |
·信号完整性问题 | 第53-55页 |
·本项目中保持信号完整性的措施 | 第55-61页 |
第五章 系统部分调试情况及分析 | 第61-72页 |
·系统实物 | 第61-62页 |
·电源部分的调试 | 第62页 |
·运放部分的调试 | 第62-66页 |
·FPGA 部分的调试 | 第66-69页 |
·ADC 部分的调试 | 第69-71页 |
·总结和展望 | 第71-72页 |
结论 | 第72-73页 |
致谢 | 第73-74页 |
参考文献 | 第74-77页 |
个人简历及研究成果 | 第77-78页 |