跳频通信系统中自适应调制编码的研究与实现
摘要 | 第4-5页 |
ABSTRACT | 第5页 |
第一章 引言 | 第9-12页 |
1.1 课题研究背景 | 第9-10页 |
1.1.1 跳频通信 | 第9页 |
1.1.2 软件无线电 | 第9-10页 |
1.1.3 自适应调制编码 | 第10页 |
1.2 主要的研究工作及研究成果 | 第10-11页 |
1.3 论文组织结构 | 第11-12页 |
第二章 跳频通信关键技术简介 | 第12-20页 |
2.1 跳频通信基本原理 | 第12-13页 |
2.2 软件无线电概述 | 第13页 |
2.3 软件无线电调制解调技术 | 第13-15页 |
2.3.1 软件无线电调制技术 | 第14-15页 |
2.3.2 软件无线电解调技术 | 第15页 |
2.4 自适应调制编码技术 | 第15-18页 |
2.5 同步技术 | 第18-20页 |
2.5.1 系统同步方式 | 第18页 |
2.5.2 跳频同步原理 | 第18-20页 |
第三章 跳频收发信机系统设计 | 第20-39页 |
3.1 系统参数设计 | 第20页 |
3.2 系统硬件平台设计 | 第20-22页 |
3.2.1 数模转换和模数转换 | 第21页 |
3.2.2 数字信号处理模块 | 第21-22页 |
3.2.3 控制接口模块 | 第22页 |
3.2.4 电源模块 | 第22页 |
3.3 跳频发射机设计与实现 | 第22-26页 |
3.3.1 计时模块 | 第23页 |
3.3.2 CCSK软扩频 | 第23-24页 |
3.3.3 基带调制 | 第24-25页 |
3.3.4 DAC控制设计 | 第25-26页 |
3.4 跳频接收机设计与实现 | 第26-32页 |
3.4.1 数字下变频 | 第27-29页 |
3.4.2 基带解调设计 | 第29页 |
3.4.3 同步设计 | 第29-30页 |
3.4.4 数据解扩 | 第30-32页 |
3.5 系统工作时隙规划设计 | 第32-34页 |
3.6 接口与存储器设计 | 第34-36页 |
3.7 系统测试与验证 | 第36-38页 |
3.7.1 跳频发射机部分验证测试 | 第36-37页 |
3.7.2 跳频接收机部分验证测试 | 第37-38页 |
3.8 本章小结 | 第38-39页 |
第四章 调制解调技术的FPGA实现 | 第39-58页 |
4.1 Π/4-DQPSK调制解调的实现 | 第39-46页 |
4.1.1 π/4-DQPSK调制 | 第39-43页 |
4.1.2 π/4-DQPSK解调 | 第43-46页 |
4.2 GMSK调制解调的实现 | 第46-51页 |
4.2.1 GMSK调制 | 第46-49页 |
4.2.2 GMSK解调 | 第49-50页 |
4.2.3 参数可调的调制结构 | 第50-51页 |
4.3 自适应调制编码技术 | 第51-57页 |
4.3.1 自适应调制编码方案设计 | 第51-55页 |
4.3.2 自适应调制解调器的设计 | 第55-57页 |
4.4 本章小结 | 第57-58页 |
第五章 同步技术的设计与实现 | 第58-71页 |
5.1 入网同步 | 第58-63页 |
5.1.1 入网同步概述 | 第58-59页 |
5.1.2 RTT同步原理 | 第59-60页 |
5.1.3 RTT同步的实现 | 第60-63页 |
5.1.4 RTT同步精度分析 | 第63页 |
5.2 时隙内同步 | 第63-70页 |
5.2.1 粗同步 | 第63-65页 |
5.2.2 精同步 | 第65-66页 |
5.2.3 同步控制 | 第66-68页 |
5.2.4 时隙内同步的完善 | 第68-70页 |
5.3 本章小结 | 第70-71页 |
第六章 结束语 | 第71-72页 |
6.1 论文工作总结 | 第71页 |
6.2 进一步的研究工作 | 第71-72页 |
参考文献 | 第72-74页 |
缩略语 | 第74-75页 |
致谢 | 第75-76页 |
攻读硕士期间发表的学术论文 | 第76页 |