CMOS锁相环的研究与设计
| 中文摘要 | 第4-5页 |
| Abstract | 第5页 |
| 第1章 绪论 | 第8-13页 |
| 1.1 研究背景与意义 | 第8-9页 |
| 1.2 国内外研究现状和发展趋势 | 第9-12页 |
| 1.3 主要工作和论文结构 | 第12-13页 |
| 第2章 锁相环的工作原理 | 第13-34页 |
| 2.1 锁相环的工作原理 | 第13-14页 |
| 2.2 锁相环的工作状态 | 第14-16页 |
| 2.3 电荷泵PLL的工作原理 | 第16-31页 |
| 2.3.1 鉴频鉴相器工作原理 | 第17-21页 |
| 2.3.2 电荷泵工作原理 | 第21-23页 |
| 2.3.3 环路滤波器工作原理 | 第23-25页 |
| 2.3.4 压控振荡器工作原理 | 第25-28页 |
| 2.3.5 分频器工作原理 | 第28-31页 |
| 2.4 锁相环性能指标 | 第31-33页 |
| 2.4.1 相位噪声 | 第31页 |
| 2.4.2 抖动 | 第31-32页 |
| 2.4.3 相位噪声与抖动的关系 | 第32-33页 |
| 2.5 本章小结 | 第33-34页 |
| 第3章 电荷泵锁相环的设计 | 第34-47页 |
| 3.1 鉴频鉴相器设计及仿真 | 第34-36页 |
| 3.1.1 鉴频鉴相器的设计 | 第34-35页 |
| 3.1.2 鉴频鉴相器的仿真 | 第35-36页 |
| 3.2 电荷泵设计及仿真 | 第36-39页 |
| 3.2.1 电荷泵的设计 | 第36-37页 |
| 3.2.2 电荷泵的仿真 | 第37-39页 |
| 3.3 压控振荡器的设计及仿真 | 第39-43页 |
| 3.3.1 压控振荡器的设计 | 第39-41页 |
| 3.3.2 压控振荡器的仿真 | 第41-43页 |
| 3.4 分频器电路的设计及仿真 | 第43-44页 |
| 3.4.1 分频器的设计 | 第43-44页 |
| 3.4.2 分频器的仿真 | 第44页 |
| 3.5 系统整体仿真 | 第44-46页 |
| 3.6 本章小结 | 第46-47页 |
| 第4章 锁相环版图设计 | 第47-52页 |
| 4.1 版图设计流程 | 第47-48页 |
| 4.2 版图设计中需要考虑的因素 | 第48-49页 |
| 4.3 电荷泵锁相环版图设计 | 第49-51页 |
| 4.4 本章小结 | 第51-52页 |
| 结论 | 第52-53页 |
| 参考文献 | 第53-59页 |
| 致谢 | 第59-60页 |
| 攻读硕士期间发表的学术论文 | 第60-61页 |
| 攻读硕士期间取得的科研成果 | 第61-62页 |
| 攻读硕士期间参加的科研项目 | 第62页 |