短波快速选频与建链系统中通信模块设计与实现
摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
缩略语对照表 | 第11-14页 |
第一章 绪论 | 第14-18页 |
1.1 短波通信简介 | 第14页 |
1.2 短波信道特性 | 第14-16页 |
1.2.1 电离层特性 | 第14-15页 |
1.2.2 短波传输特性 | 第15-16页 |
1.3 自动链路建立 | 第16-17页 |
1.4 主要内容和各章节安排 | 第17-18页 |
第二章 系统硬件模块设计 | 第18-28页 |
2.1 系统硬件架构图 | 第18-19页 |
2.1.1 快速选频与建链系统总体框架 | 第18页 |
2.1.2 快速选频与建链系统通信模块硬件平台 | 第18-19页 |
2.2 DSP模块的设计 | 第19-21页 |
2.2.1 TMS320C6455介绍与相关配置 | 第19-20页 |
2.2.2 硬件平台时钟设计与相关资源分配 | 第20-21页 |
2.3 网口模块的设计 | 第21-23页 |
2.3.1 网口模块硬件平台 | 第21-22页 |
2.3.2 网口模块软件平台 | 第22-23页 |
2.3.3 网口模块的验证 | 第23页 |
2.4 外部存储器模块设计 | 第23-24页 |
2.4.1 DDR2电路设计 | 第23-24页 |
2.4.2 DDR2模块的验证 | 第24页 |
2.5 FLASH烧写模块设计 | 第24-26页 |
2.6 异步串口模块设计 | 第26-27页 |
2.7 小结 | 第27-28页 |
第三章 系统软件模块设计与实现 | 第28-54页 |
3.1 短波快速选频与建链通信系统介绍 | 第28-30页 |
3.2 快速选频与建链系统工作流程 | 第30-33页 |
3.2.1 盲扫描 | 第30-32页 |
3.2.2 定频通信 | 第32-33页 |
3.3 系统通信模块软件设计与实现 | 第33-47页 |
3.3.1 DSP/BIOS实时系统配置 | 第33-38页 |
3.3.2 接收程序流程 | 第38-45页 |
3.3.3 处理数据流程 | 第45-46页 |
3.3.4 中断程序流程 | 第46-47页 |
3.4 程序自动加载方案设计 | 第47-50页 |
3.5 软件系统验证 | 第50-52页 |
3.6 小结 | 第52-54页 |
第四章 短波宽带数据传输协议设计与实现 | 第54-66页 |
4.1 短波宽带数据通信协议概述 | 第54-55页 |
4.2 短波宽带数据发送和同步接收 | 第55-60页 |
4.2.1 短波宽带数据发送方案 | 第55-58页 |
4.2.2 短波宽带数据同步接收 | 第58-60页 |
4.3 数据终端传输协议设计 | 第60-63页 |
4.4 软件系统验证 | 第63-65页 |
4.5 小结 | 第65-66页 |
第五章 总结与展望 | 第66-68页 |
参考文献 | 第68-70页 |
致谢 | 第70-72页 |
作者简介 | 第72-73页 |
附录A | 第73-74页 |
附录B | 第74-75页 |