| 作者简介 | 第1-7页 |
| 中文摘要 | 第7-8页 |
| ABSTRACT | 第8-11页 |
| 第一章 引言 | 第11-15页 |
| ·研究背景 | 第11-12页 |
| ·研究现状 | 第12-13页 |
| ·论文研究内容 | 第13-14页 |
| ·论文组织结构 | 第14-15页 |
| 第二章 激光干涉信号数据采集系统的相关知识简介 | 第15-27页 |
| ·绝对重力仪中激光干涉信号产生过程 | 第15-16页 |
| ·数据采集的基本概念 | 第16-19页 |
| ·采样 | 第16-17页 |
| ·量化和编码 | 第17-18页 |
| ·主要性能指标 | 第18-19页 |
| ·USB 技术 | 第19-21页 |
| ·USB 2.0 总线技术 | 第20-21页 |
| ·USB2.0 数据传输类型 | 第21页 |
| ·数据存储技术 | 第21-23页 |
| ·同步动态读写存储器 SDRAM | 第22-23页 |
| ·SDRAM 的工作原理 | 第23页 |
| ·FPGA 技术 | 第23-25页 |
| ·FPGA 的常用开发工具 | 第23-24页 |
| ·FPGA 的设计流程 | 第24-25页 |
| ·系统总体设计 | 第25页 |
| ·本章小结 | 第25-27页 |
| 第三章 数据采集系统硬件设计 | 第27-43页 |
| ·系统硬件总体设计 | 第27页 |
| ·A/D 转换电路设计 | 第27-30页 |
| ·ADS830 的结构框图和性能特点 | 第28-29页 |
| ·ADS830 的外围电路 | 第29页 |
| ·ADS830 的数据输出 | 第29-30页 |
| ·时钟电路模块和电源部分 | 第30-33页 |
| ·时钟电路模块 | 第30-31页 |
| ·电源部分 | 第31-33页 |
| ·FPGA 及其配置芯片 | 第33-35页 |
| ·Cyclone Ⅳ系列 FPGA 主要特性 | 第33-34页 |
| ·Cyclone Ⅳ EP4CE115F29 配置方式 | 第34-35页 |
| ·存储电路设计 | 第35-39页 |
| ·选用 SDRAM 芯片的基本特性 | 第36-37页 |
| ·存储电路设计图 | 第37-39页 |
| ·传输电路设计 | 第39-41页 |
| ·本章小结 | 第41-43页 |
| 第四章 FPGA 的控制逻辑设计 | 第43-57页 |
| ·系统的基本控制逻辑 | 第43-45页 |
| ·控制系统基本功能 | 第43-44页 |
| ·FPGA 控制模块划分 | 第44-45页 |
| ·ADC 处理模块 | 第45-46页 |
| ·时钟管理模块 | 第46-47页 |
| ·SDRAM 控制模块 | 第47-51页 |
| ·SDRAM 状态控制模块 | 第48-49页 |
| ·SDRAM 命令控制模块 | 第49-50页 |
| ·SDRAM 读写控制模块 | 第50-51页 |
| ·SDRAM 数据操作控制模块 | 第51页 |
| ·USB2.0 发送控制模块 | 第51-55页 |
| ·USB 状态控制模块 | 第52-53页 |
| ·USB 请求处理模块 | 第53-54页 |
| ·USB 命令处理模块 | 第54-55页 |
| ·USB 数据操作模块 | 第55页 |
| ·本章总结 | 第55-57页 |
| 第五章 总结与展望 | 第57-59页 |
| ·总结 | 第57-58页 |
| ·展望 | 第58-59页 |
| 参考文献 | 第59-61页 |
| 致谢 | 第61页 |