摘要 | 第1-10页 |
ABSTRACT | 第10-12页 |
第一章 绪论 | 第12-18页 |
·课题研究背景 | 第12-14页 |
·国内外相关研究 | 第14-15页 |
·本文的主要工作 | 第15-16页 |
·本文组织结构 | 第16-18页 |
第二章 锁相环的稳定性及噪声性能分析 | 第18-32页 |
·锁相环的基本原理 | 第18-20页 |
·锁相环的工作原理 | 第18页 |
·电荷泵锁相环的数学模型 | 第18-20页 |
·锁相环的稳定性及动态性能分析 | 第20-26页 |
·稳定性分析 | 第20-23页 |
·动态性能分析 | 第23-26页 |
·锁相环的噪声性能分析 | 第26-30页 |
·噪声和抖动的简介 | 第26-28页 |
·锁相环的抖动及噪声分析 | 第28-30页 |
·锁相环的参考 Spur | 第30-31页 |
·本章小节 | 第31-32页 |
第三章 基于锁相环 Simulink 模型的 SET 响应分析 | 第32-50页 |
·锁相环的 Simulink 模型 | 第32-38页 |
·鉴频鉴相器 | 第32-33页 |
·电荷泵 | 第33-35页 |
·环路滤波器 | 第35页 |
·压控振荡器 | 第35-37页 |
·分频器 | 第37页 |
·锁相环 | 第37-38页 |
·SET 轰击电流源的 Simulink 模型 | 第38-41页 |
·SET 效应的机理 | 第38-40页 |
·电流源的 Simulink 模型 | 第40-41页 |
·基于锁相环 Simulink 模型的 SET 响应分析 | 第41-46页 |
·电荷泵的 SET 响应分析 | 第41-42页 |
·环路滤波器的 SET 响应分析 | 第42-44页 |
·压控振荡器的 SET 响应分析 | 第44-45页 |
·分频器的 SET 响应分析 | 第45-46页 |
·抗 SET PLL 环路参数的确定 | 第46-49页 |
·本章小结 | 第49-50页 |
第四章 抗 SET 低 Jitter 锁相环设计 | 第50-65页 |
·电路设计 | 第50-61页 |
·电荷泵的设计 | 第50-54页 |
·滤波器的设计 | 第54-55页 |
·振荡器的设计 | 第55-60页 |
·鉴频鉴相器的设计 | 第60-61页 |
·版图设计 | 第61-64页 |
·抗辐射加固设计 | 第61-62页 |
·匹配设计 | 第62-63页 |
·噪声的屏蔽与电源的布局 | 第63-64页 |
·本章小节 | 第64-65页 |
第五章 抗 SET 低 Jitter 锁相环的验证 | 第65-71页 |
·模拟验证 | 第65-66页 |
·流片验证 | 第66-70页 |
·常规性能测试 | 第66-68页 |
·抗 SET 性能测试 | 第68-70页 |
·本章小节 | 第70-71页 |
第六章 总结与展望 | 第71-73页 |
·研究工作总结 | 第71页 |
·研究工作展望 | 第71-73页 |
致谢 | 第73-75页 |
参考文献 | 第75-78页 |
作者在学期间取得的学术成果 | 第78页 |