S波段频率合成器的设计与实现
| 摘要 | 第1-5页 |
| ABSTRACT | 第5-9页 |
| 第一章 绪论 | 第9-16页 |
| ·研究背景与意义 | 第9-10页 |
| ·频率合成技术概述 | 第10-13页 |
| ·模拟式频率合成 | 第10-11页 |
| ·数字式频率合成 | 第11-12页 |
| ·混合式频率合成 | 第12-13页 |
| ·频率合成器的发展与现状 | 第13-14页 |
| ·课题设计任务与论文主要结构 | 第14-16页 |
| 第二章 电荷泵锁相环频率合成器 | 第16-31页 |
| ·电荷泵锁相环的组成与工作原理 | 第16-26页 |
| ·鉴频鉴相器(PFD) | 第17-20页 |
| ·电荷泵(CP) | 第20-22页 |
| ·环路滤波器(LPF) | 第22-24页 |
| ·压控振荡器(VCO) | 第24-26页 |
| ·锁相环路的数学模型 | 第26-29页 |
| ·环路的动态方程 | 第29-30页 |
| ·本章小结 | 第30-31页 |
| 第三章 锁相环路的噪声分析与处理 | 第31-41页 |
| ·相位噪声概述 | 第31-33页 |
| ·PLL 的相位噪声分析 | 第33-35页 |
| ·环路杂散分析 | 第35-39页 |
| ·杂散增益 | 第35-36页 |
| ·泄漏杂散 | 第36-37页 |
| ·脉冲杂散 | 第37-38页 |
| ·脉冲杂散与泄漏杂散的综合考虑 | 第38-39页 |
| ·减小环路噪声的措施 | 第39页 |
| ·本章小结 | 第39-41页 |
| 第四章 锁相环频率合成器的设计 | 第41-76页 |
| ·集成锁相环芯片选型及 ADF4108 简介 | 第41-49页 |
| ·ADF4108 的主要技术特性 | 第41-43页 |
| ·ADF4108 的芯片封装与引脚功能描述 | 第43-45页 |
| ·ADF 4108 的内部结构与工作原理 | 第45-48页 |
| ·采用 ADF4108 芯片的技术难点与解决办法 | 第48-49页 |
| ·环路滤波器设计 | 第49-62页 |
| ·设计环路滤波器所必须的参数研究 | 第49-51页 |
| ·二阶无源环路滤波器分析及其参数设计 | 第51-53页 |
| ·三阶无源环路滤波器分析及其参数设计 | 第53-57页 |
| ·滤波器的仿真设计与分析 | 第57-62页 |
| ·压控振荡器(VCO)设计 | 第62-65页 |
| ·MAX2750 简介 | 第62-64页 |
| ·采用 MAX2750 设计 VCO | 第64-65页 |
| ·参考源的设计 | 第65-74页 |
| ·晶体谐振器的基本原理 | 第65-67页 |
| ·晶体振荡器电路 | 第67-70页 |
| ·60MHz 晶体振荡器的设计 | 第70-71页 |
| ·60MHz 晶体振荡器的仿真与测试结果 | 第71-74页 |
| ·频率合成器的总体设计 | 第74-76页 |
| ·本设计所要求的性能指标 | 第74页 |
| ·系统电路设计 | 第74-76页 |
| 第五章 锁相环频率合成器的实现与测试 | 第76-81页 |
| ·系统电路实现 | 第76-77页 |
| ·系统测试与实验结果分析 | 第77-81页 |
| 第六章 总结 | 第81-82页 |
| 致谢 | 第82-83页 |
| 参考文献 | 第83-85页 |