| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第一章 绪论 | 第7-10页 |
| ·研究的背景和意义 | 第7-8页 |
| ·MCU 的分类 | 第8页 |
| ·MCU 的现状和发展前景 | 第8页 |
| ·PIC 单片机的特点 | 第8-9页 |
| ·论文的主要工作内容 | 第9-10页 |
| 第二章 设计方法与设计流程 | 第10-15页 |
| ·数字系统的设计技术 | 第10-11页 |
| ·Top-down 设计与Bottom-up 设计 | 第10-11页 |
| ·IP 核复用技术 | 第11页 |
| ·数字系统的实现方式 | 第11-12页 |
| ·数字系统设计的流程 | 第12-14页 |
| ·本章小结 | 第14-15页 |
| 第三章 微控制器的内部结构分析 | 第15-29页 |
| ·微控制器的哈佛总线结构分析 | 第15-16页 |
| ·流水线结构分析 | 第16-18页 |
| ·微控制器的架构分析 | 第18-19页 |
| ·微控制器存储器的组织结构分析 | 第19-28页 |
| ·程序存储器结构 | 第19-21页 |
| ·数据存储器结构 | 第21-22页 |
| ·间接寻址FSR 和INDF 寄存器 | 第22-24页 |
| ·状态寄存器STATUS | 第24-26页 |
| ·选择寄存器OPTION | 第26-28页 |
| ·本章小结 | 第28-29页 |
| 第四章 指令系统的分析与设计 | 第29-38页 |
| ·指令系统概述 | 第29页 |
| ·精简指令系统RISC | 第29-30页 |
| ·PIC 系列微控制器的指令系统 | 第30-37页 |
| ·指令时序 | 第30-34页 |
| ·指令码的分配格式 | 第34-35页 |
| ·指令功能分类 | 第35页 |
| ·寻址方式 | 第35-37页 |
| ·本章小结 | 第37-38页 |
| 第五章 流水线设计的分析与实现 | 第38-42页 |
| ·流水线设计的实现 | 第38-39页 |
| ·流水线设计的问题分析 | 第39-41页 |
| ·数据相关 | 第39-40页 |
| ·分支转移 | 第40-41页 |
| ·本章小结 | 第41-42页 |
| 第六章 RISC-CPU 各模块单元设计 | 第42-63页 |
| ·程序计数器PC | 第42-44页 |
| ·堆栈STACK | 第44-45页 |
| ·指令寄存器(instruction register) | 第45-47页 |
| ·指令译码器(instruction decoder) | 第47-49页 |
| ·算术逻辑运算单元ALU | 第49-56页 |
| ·全加器单元的设计 | 第49-54页 |
| ·算术逻辑运算单元ALU 的代码设计 | 第54-56页 |
| ·数据存储器(RAM) | 第56-58页 |
| ·看门狗和分频器 | 第58-60页 |
| ·中断源TMR0 | 第60-62页 |
| ·本章小结 | 第62-63页 |
| 第七章 RISC-CPU 的仿真与综合 | 第63-73页 |
| ·RISC-CPU 的功能仿真 | 第63-69页 |
| ·基本指令操作的验证 | 第64-67页 |
| ·数据前递的验证 | 第67-68页 |
| ·流水线清理(pipeline flush)的验证 | 第68-69页 |
| ·判断跳跃指令的验证 | 第69页 |
| ·RISC-CPU 的综合 | 第69-72页 |
| ·综合的过程 | 第70页 |
| ·综合的约束 | 第70-71页 |
| ·综合的结果 | 第71-72页 |
| ·本章小结 | 第72-73页 |
| 第八章 总结 | 第73-74页 |
| 致谢 | 第74-75页 |
| 参考文献 | 第75-78页 |
| 附录1:作者在攻读硕士学位期间发表的论文 | 第78-79页 |
| 附录2:微控制器中的指令系统 | 第79-80页 |