摘要 | 第1-6页 |
Abstract | 第6-10页 |
第1章 绪论 | 第10-16页 |
·研究背景 | 第10-12页 |
·国内外研究现状 | 第12-15页 |
·本文研究内容与意义 | 第15页 |
·论文结构 | 第15-16页 |
第2章 总体设计与开发环境 | 第16-26页 |
·本系统开发流程与系统功能目标 | 第16-17页 |
·系统总体设计 | 第17-18页 |
·系统处理器选型 | 第18页 |
·开发环境简介 | 第18-21页 |
·QUARTUS Ⅱ 9.0 开发环境 | 第18-19页 |
·NIOS Ⅱ IDE9.0 开发平台 | 第19-20页 |
·DSPBUILDER9.0 开发平台 | 第20-21页 |
·MATLAB 简介 | 第21页 |
·NIOS Ⅱ 处理器简介 | 第21-26页 |
·NIOS Ⅱ 处理器概述 | 第21-24页 |
·AVALON 交换架构 | 第24-26页 |
第3章 系统硬件电路的设计与实现 | 第26-42页 |
·核心板电路部分 | 第26-35页 |
·FPGA | 第27页 |
·存储电路 | 第27-30页 |
·配置电路 | 第30-32页 |
·复位电路 | 第32页 |
·时钟电路 | 第32-33页 |
·USB 接口电路 | 第33-34页 |
·独立按键及 LED 电路 | 第34页 |
·电源 | 第34-35页 |
·核心板实物图 | 第35页 |
·各功能模块电路 | 第35-42页 |
·数字温度传感器电路 | 第36页 |
·实时时钟电路 | 第36-37页 |
·交流蜂鸣器电路与 PWM-DAC 电路 | 第37页 |
·直流电机控制与测速电路 | 第37-38页 |
·串行 AD 电路 | 第38-39页 |
·高速 AD 与 DA 电路 | 第39-42页 |
第4章 SOPC 硬件系统与 IP 核的设计与实现 | 第42-69页 |
·PLL 模块与复位延迟模块的设计与实现 | 第42-44页 |
·PLL 模块的设计与实现 | 第42-43页 |
·复位延迟模块与按键去抖模块的设计与实现 | 第43-44页 |
·IP 核的设计与实现 | 第44-61页 |
·I2C-IP 核的设计与实现 | 第44-47页 |
·PWM-IP 核的设计与实现 | 第47-52页 |
·频率计-IP 核的设计与实现 | 第52-54页 |
·USB- IP 核的设计与实现 | 第54-55页 |
·DDS- IP 核的设计与实现 | 第55-60页 |
·用于控制模数转换芯片 TLC549 的 IO 口 | 第60-61页 |
·SOPC 系统的设计与实现 | 第61-64页 |
·IP 核的测试与软件系统的构建 | 第64-69页 |
·基于 SOPC 硬件系统的 IP 核测试 | 第64-67页 |
·基于 IP 核的软件设计 | 第67-69页 |
第5章 系统测试与分析 | 第69-75页 |
·测试平台的构建 | 第69-70页 |
·硬件系统连接与测量仪器的选用 | 第69页 |
·软件的安装与运行 | 第69-70页 |
·性能测试与分析 | 第70-75页 |
·测试 USB 接口的通信功能 | 第70-71页 |
·测试基于 PWM 技术的音乐播放与电机控制功能 | 第71页 |
·测试基于 DDS 技术的波形发生器 | 第71-74页 |
·测试基于 I2C 接口的测温与时钟监控功能 | 第74页 |
·测试基于自制 IP 核的电压与频率测量功能 | 第74-75页 |
结论与展望 | 第75-78页 |
参考文献 | 第78-80页 |
附录 A 攻读学位期间所发表的学术论文目录 | 第80-81页 |
致谢 | 第81页 |